close

Вход

Забыли?

вход по аккаунту

?

ВЫБОР ЭЛЕМЕНТНОЙ БАЗЫ (2)

код для вставкиСкачать
ВЫБОР ЭЛЕМЕНТНОЙ БАЗЫ
В качестве центрального процессора была выбрана БИС КР580ВМ80А. Эта микросхема является функционально законченным параллельным 8-разрядным микропроцессором с фиксированной системой команд. Микропроцессор может адресовать до 64 Кбайт памяти. Таким образом этот микропроцессор подходит для создания микропроцессорного модуля с заданными в варианте характеристиками. Условное графическое обозначение микропроцессора приведено на рисунке 6.1 Рисунок 6.1- Условное графическое обозначение микропроцессора КР580ВМ80А
Таблица 6.1 - Назначение выводов микропроцессора КР580ВМ80А
Номер выводаОбозначениеТип выводаФункциональное назначение1,25-27,29-40Аn ВыходКанал адреса2GNDОбщий3-10DnВход/выходКанал данных11U10Напряжение питания -5В12RESETВходСброс13HOLDВходЗахват14INTВходЗапрос прерывания22,15F1, F2ВходТактовые сигналы16INTEВыходРазрешение прерывания17DBINВыходПриём информации18WRВыходВыдача информации19SYNCВыходСигнал синхронизации20Ucc1 Напряжение питания +5В21HLDAВыходПодтверждение захвата23READYГотовность24WAITВыходОжидание28Ucc2Напряжение питания +12В
Для работы микропроцессора и некоторых БИС необходим генератор тактовых импульсов, который также должен формировать сигналы сброса и некоторые другие служебные сигналы. В качестве такого генератора был выбран КР580ГФ24, поскольку он разработан специально для использования совместно с данным микропроцессором. Он формирует синхросигналы F1 и F2 для микропроцессора КР580, сигналы установки RESET, готовности READY, и строба STSTB, используемого для фиксации слова состояния в системном контроллере. Условное графическое обозначение генератора приведено на рисунке 6.2
Рисунок 6.2 - Условное графическое обозначение БИС КР580ГФ24
Таблица 6.2 - Назначение выводов микросхемы КР580ГФ24
Номер выводаОбозначениеТип выводаФункциональное назначение1SRВыходУстановка МП в начальное состояние2RINВходСброс ГТИ в исходное состояние3RDINВходВнешний сигнал готовности4RDYВыходПосылка сигнала готовности МП5SYNВыходСинхроимпульс начала цикла. 6CВыходТактовый сигнал, синхронный с F27STBВыходСтробирующий сигнал состояния. 10,11F2,F1ВыходСинхросигналы12OSCВыходТактовый сигнал опорной частоты.13TANKВходСинхросигнал ТТЛ уровня14,15XTAL1,XTAL2ВходВыводы для подключения резонатора. Для фиксации слова состояния МП КР580, формирования сигналов, управляющих памятью и внешними устройствами, буферизации и повышения нагрузочной способности шины данных предназначен системный контроллер КР580ВК28. Условное графическое обозначение КР580ВК28, приведено на рисунке 6.3
Рисунок 6.3 - Условное графическое обозначение БИС КР580ВК28
Таблица 6.3 - Назначение выводов микросхемы КР580ВК28
ВыводОбозначениеТип выводаФункциональное назначение2HLDAВходПодтверждение захвата шины1STBВходСтроб записи байта состояния. Когда этот сигнал активен, текущее состояние шины данных МП трактуется как слово состояния3WRВходВыдача. Определяет направление передачи4 DBINВходПрием. Определяет направление передачи13,16,11,9,5,18,20,7DB0-DB7Вход/ВыходШина данных системы15,17,12,10,6,19,21,8D0-D7Вход/ВыходШина данных МП22BENВходРазрешение шин23INTAВыходПодтверждение прерывания24MEMRВыходЧтение из памяти25MEMWВыходЗапись в память26I/ORВыходЗапись в устройство ввода-вывода27I/OWВыходЧтение из устройства ввода-вывода28UCCНапряжение питания +5В14GNDОбщий
В качестве оперативной памяти в данной работе были выбраны микросхемы К565РУ5Д1. Это оперативные ОЗУ с произвольной выборкой динамического типа ёмкостью 32Кбит с организацией 327681 бит. Условное графическое обозначение памяти К565РУ5Д1 приведено на рисунке 6.4
Рисунок 6.4 - Условное графическое обозначение памяти К565РУ5Д1
Таблица 6.4 - Назначение выводов микросхемы КР565РУ5Д1 Номер выводаОбозначениеТип выводаФункциональное назначение5,7,6,12,11,10,13,9A0-A7ВходАдресная линия4RASВходСтроб адреса строки15CASВходСтроб адреса столбца2DIВходЛиния ввода данных14DOВыходЛиния вывода данных3WEВходНаправление передачи8GNDОбщий16UccПитание +5В
Для управления банком ОЗУ был выбран контроллер динамической памяти К1810ВТ03. Его особенностью является возможность составления на его базе модулей DRAM с непосредственной адресацией до 64 Кбайт, а при блочной организации - до 4 Мбайт и более. Так как контроллер предназначен для работы с DRAM серии К565, он вполне подходит для модуля. Условное графическое обозначение контроллера динамической памяти приведено на рисунке 6.5
Рисунок 6.5 - Условное графическое обозначение КДП К1810ВТ03
Таблица 6.5 - Назначение выводов микросхемы К1810ВТ03 Номер выводаОбозначениеТип выводаФункциональное назначение6,8,10,12,14,16,18,24AL0-AL7ВходМладшие разряды адреса5,4,3,2,1,39,38,25AH0-AH7ВходСтаршие разряды адреса33PCSВходВыбор микросхемы31RDВходЧтение32WRВходЗапись34ALEВходЗапрос регенерации3516/64ВходРежим7,9,11,13,15,17,19,23OUT0-OUT7ВыходВыходные сигналы строк и столбцов21,22,26RAS0-RAS2ВыходСтроба адреса строки27CASВыходСтроб адреса столбца28WEВыходСтроб инициализации записи29XACKВыходГотовность данных30SACKВыходГотовность системы36,37X0,X1ВыходВнешний генератор20GNDОбщий40UccПитание +5В
В качестве ПЗУ были выбраны 3 микросхемы К573РФ4 и одна микросхема К573РФ2. Эти микросхемы представляют собой ПЗУ с ультрафиолетовым стиранием и электрической записью информации, которая хранится длительное время при отключенном напряжении питания. Микросхема К573РФ4 имеет ёмкость 64 Кбит с организацией 81928 бит. Микросхема К573РФ2 имеет ёмкость 16 Кбит с организацией 20488 бит. Выходы и входы этих микросхем совместимы ТТЛ ИС в режиме считывания и программирования. Условное графическое обозначение БИС К573РФ4 приведено на рисунке 6.6, а БИС К573РФ2 - на рисунке 6.7
Рисунок 6.6 - Условное графическое обозначение БИС К573РФ4
Рисунок 6.7 - Условное графическое обозначение БИС К573РФ2
Таблица 6.6 - Назначение выводов микросхемы К573РФ4 Номер выводаОбозначениеТип выводаФункциональное назначение2-10,21,23,24,25АnВходАдрес11-19OnВход/ВыходДанныеCEOEPGMUpp
Таблица 6.6 - Назначение выводов микросхемы К573РФ4 Номер выводаОбозначениеТип выводаФункциональное назначение2-10,21,23,24,25АnВходАдрес11-19OnВход/ВыходДанныеCEOEPGMUpp
В качестве регистров были использованы микросхемы КР580ИР82. Условное графическое обозначение КР580ИР82 приведено на рис 6.8
Рисунок 6.8 - Условное обозначение БИС КР580ИР82
Таблица 5.2 -Назначение выводов КР580ИР82 Номер выводаОбозначениеТип выводаФункциональное назначение1-8DI0-DI7ВходВходная линия данных12-19DO0-DO7ВыходВыходная линия данных11STBВходСтроб записи9OEВходВыбор микросхемы10GNDОбщий20UccПитание +5В
В качестве устройства ввода данных был использован УСАПП КР580ВВ51. Эта БИС предназначена для организации обмена между МП и ВУ в последовательном формате. Обмен данными производится в асинхронном режиме со скоростью передачи до 9,6 Кбит/с или в синхронном режиме, со скоростью до 56 Кбит/c. Условное графическое обозначение БИС КР580ВВ51 приведено на рисунке 6.9
Рисунок 6.9 - Условное графическое обозначение БИС КР580ВВ51
Таблица 5.2 -Назначение выводов КР580ВВ51 Номер выводаОбозначениеТип выводаФункциональное назначение1,2,5-8,27,28DnВход/ВыходДанные21RESETВход20CLCВход12C/DВход13RDВход10WRВход11CSВход22DSR24DTR17CTS23RTS26SYNDET25RXC14RXRDY3RXDВходВход приёмника9TXC18TXE15TXRDY19TXDВыходВыход передатчика26UCCНапряжение питания +5В 4GNDОбщий
В качестве устройств сопряжения УСАПП с каналом С2 используются преобразователи К170АП2 и К170УП2. В качестве индикаторов были использованы микросхемы 3ЛС342А. В качестве дешифраторов были выбраны микросхемы К155ИД3 и К155ИД4.
В качестве элементов И-НЕ были выбраны микросхемы К155ЛА3.
Документ
Категория
Рефераты
Просмотров
104
Размер файла
97 Кб
Теги
выбор, элементной, базы
1/--страниц
Пожаловаться на содержимое документа