close

Вход

Забыли?

вход по аккаунту

?

Микросхема

код для вставкиСкачать
Регистры
Микросхема 74164N (К555ИР8) - восьмиразрядный последовательный сдвиговый регистр с параллельным выходом, осуществлявший сдвиг информации вправо и перевод последовательного кода в параллельный, имеет два информационных входа А, В (Al, A2), тактовый вход CLK (С) и вход сброса CLR (SR). Работу регистра поясняет табл. 2.36.
Таблице 2.36.
Таблица истинности ИС К555ИР8
ВходыВыходыSRCA1A2QAQBQCQDQEQFQGQHLXXXLLLLLLLLHLXXQA0QB0QC0QD0QE0QF0QG0QH0H/HHHQAnQBnQCnQDnQEnQFnQGnH/LXL'QAnQBnQCnQDnQEnQFnQGnH/XLLQAnQBnQCnQDn. QEnQFnQGn
Назначение выводов ИС К555ИР8
1 Информационный вход А1
2 Информационный вход А2
3 Выход QA
4 Выход QB
5 Выход QC
6 Выход QD
7 Общий GND
8 Вход С (Такт)
9Вход SR (Сброс)
10Выход QE
11Выход QF
12 Выход QG
13 Выход QH
14 Питание UCC
Микросхема 74165 (К555ИР9) - восьмиразрядный сдвиговый регистр с параллельным вводом информации, имеющий прямой и инверсный выход. По входу SH/LD (WR) осуществляется запись-чтение (сдвиг) регистра. Вход CLK (С) - тактовый, вход INH (DE) - вход задержки тактового сигнала. Регистр имеет восемь параллельных информационных входов D0-D7 и один последовательный вход SER (D).
Состояние выходов регистра в зависимости от состояния на его входах поясняет табл. 2.37.
Таблица 2.37. Таблица истинности ИС К555ИР9*Назначение выводов ИС К555ИР91Запись-чтение- WR (_SH/LD)2Тактовый вход С3Вход D44Вход D55Вход D66Вход D77Инверсный выход Q78Общий GND9Прямой выход Q710Последовательный вход D11Вход D012Вход D113'Вход D214Вход D315Задержка такта DE16Питание Ucc
ВходыВыходыЗапнсь-чтение-
WR-RDЗадержка DE Тактовый СПосле-дова-тель-ный D-ПараллельныйвнутренниеQ77
D0-D7Q0Q1
LXXXd0-d7d0d1d7d7НLLXXQ00Q10Q70Q70HL/HXHQ0nQ60Q60HL/LXLQ0nQ0nQ6nHHXXXQ00Q10Q70Q70
Восьмиразрядный сдвиговый регистр 74166N (К555ИР10) выполнен на T-триггерах и осуществляет параллельно-последовательную запись информации. Регистр имеет последовательный вход D и параллельные входы D0-D7, вход сброса CLR (SR), вход задержки тактового импульса INH (DE) и тактовый вход С. По входу SH/~LD (WR-RD) осуществляется запись или чтение (сдвигом) информации. Состояние выходов регистра показывает табл. 2.38. Низкий уровень на выходах регистра устанавливается при подаче низкого уровня на входе сброс. Регистр срабатывает о переднего фронта тактового импульса.
Назначение выводов ИС 555ИР101Последовательный вход D->2Вход D03Вход Dl4Вход D25Вход D3 '6Задержка тактового импульса INH (DE)7Тактовый вход С8Общий GND9Сброс CLR (SR)10Вход D411Вход D512Вход D613Выход Q714Вход D715Запись-чтение SH/~LD (WR-RD) 16Питание UccТаблиц а 2.38. Таблица истинности ИС К555ИР10ВходыВыходы
Сброс SRЗапись-чтение WR-RDЗадер-жка тактового импуль-са DEТактовый СПоследова-тельный DПараллельный D0-D7внутренние
Q7Q0Q1LXXXXXLLLHXLLXXQ00Q10Q70HLL/Xd0-d7d0dld7HHL/ HXHQ0nQ6nHHL/-LXLQ0nQ6nHXH/XXQ00Q10Q70
Четырехразрядный универсальный реверсивный регистр сдвига 74LS194 530-.531.533-.555ИР11 (8-общ., 16-+5 В).
Регистр функционирует в одном из четырех режимов, которые задаются двухразрядным кодом на входе S (см. таблицу режимов).
Таблица режимов ИР11.
S0S1режим00Xранение01Сдвиг влево10Сдвиг вправо11параллельиый ввод Параллельный ввод информации со входов A,B,C,D [D(0 1 2 3 )] происходит синхронно, по положительному фронту тактового импульса на входе CLK [С]. При этом CLR=1 [R=1], а состояния других входов произвольные.
Сдвиг информации поступающей последовательным кодом на вход SL [DL], (сдвиг влево) или SR [DR] (сдвиг вправо), также совершается под действием положительных фронтов. Состояния входов A,B,C,D [D], а также одного из SL [DL] или SR [DR] (в зависимости от направления сдвига), могут быть произвольными. Асинхронное обнуление регистра наступает при CLR=0 [=0].
Счётчики
К555ИЕ5 К555ИЕ13
Микросхема 7493 [К555ИЕ5] - четырехразрядный двоичный счетчик, выполненный на двухступенчатых триггерах J-K-типа. Счетчик имеет два счетных входа INA, INB [C1, С2] и ДВА входа установки нуля R0(1), R0(2).
Четырехразрядный синхронный реверсивный двоичный счетчик 74191 [533-К555ИЕ13 (8 -общ., 16 -+5 В)], выполненный на JK-триггерах. Микросхема К555ИЕ13 - четырехразрядный синхронный реверсивный двоичный счётчик (табл. 2.57 и 2.58) выполненный на JK-триггерах.
Таблица 2.57. Таблица рабочих состояний ИС K555ИE13ВводыВыходыРежимЕ±1CD1-D8Q1-Q8
LXXXDDПредустановкаHHXXXQ(n-1)Запрет счёта (хранение)HLL/XY+1Прямой счёт (+1)HLH/XY-1Обратный счёт (-1)
Таблица 2.58. Таблица рабочих состояний ИС К655ИЕ13ВходыВыходыРежнмE+1CQ1-Q8OFH
X
LL
L
LX
H
L15
15
15Н
H
HH
H
L
Направление любого счётаH
X
LН
H
HX
H
L0
0
0Н
H
HН H
L
Направление обратного счётаXXXЛюбой код кроме 0 и 15LНЛюбой
Счетчик имеет четыре информационных входа A, B, C, В [D1 - D4], вход синхронизации CLK [С], входы разрешения счета CTEN [ЕС] и направленья счета U/D [E±1], вход разрешения предустановки LOUD [ED]. Режимы работы счетчика приведены в табл. 2.57 и. 2.58. Состояния на входах, схемы обеспечивает режимы прямого и обратного счета, режим хранения информации и предустановки.
Счетчик работает от положительного фронта импульса синхронизации. Сигнал на входе счета U/D [E±1] дает направление счета (низкий уровень сигнала - прямой счет, высокий уровень - обратный счет). Счетчик имеет два дополнительных выхода; для переноса информации 13 [CR] и выход переполнения 12 [OF]. Сигналы на этих выходах в зависимости от сигналов на входах счетчика CLK, U/D [ЕС, E±1] и CLK [С] приведены в табл. 2.58.
1. Вход первого разряда D22. Выход первого разряда Q23. Выход нулевого разряда Q14. Вход разрешения счёта ЕС (CTEN)5. Вход направления счета E±1 (U/D)6. Выход второго разряда Q47. Выход третьего разряда Q88. Общий GND9. Вход третьего разряда D810. Вход второго разряда D411. Вход разрешения предустановки (SH/~LD)12. Выход переполнения OF13. Выход переноса 14. Вход синхронизации С (CLK)15. Вход нулевого разряда D116. Питание VCCНазначение выводов ИС К555ИЕ13
Четырехразрядный регистр сдвига с параллельным и последовательным входами 133- 155ИР1 (7 -общ. 14 - +5 В.
При параллельной записи информации, установленной на четырехразрядном входе D, на вход параллельной загрузки L подают уровень логической "1", а на тактовый вход C1 - тактовый импульс, по отрицательному фронту которого данные переписываются на выход регистра Q. Состояние входов DR и С2 может быть при этом произвольным. Для последовательной записи информации со сдвигом вправо (от Q0 к Q3) записываемый код подают на вход DR, на входе L поддерживают уровень логического "0", а тактовые импульсы посылают на вход С2. Запись и сдвиг, так же как и в предыдущем режиме, происходят в моменты формирования отрицательных фронтов. Состояния входов D и С1 могут быть любыми, т.к. логический "0" на входе L блокирует прохождение сигналов с указанных входов.
Дешифраторы
К555ИД10 1533ИД3 К555ИД4
___________________________________________________
ИР8 ИЕ13 ИР9 ИЕ5
ИР35 ИД10 ИД3 ИД4
1
Документ
Категория
Рефераты
Просмотров
966
Размер файла
2 242 Кб
Теги
микросхема
1/--страниц
Пожаловаться на содержимое документа