close

Вход

Забыли?

вход по аккаунту

?

Принципиальная схема

код для вставкиСкачать
 8 Разработка принципиальной схемы модуля
Схема электрическая принципиальная состоит из следующих основных блоков:
* модуля центрального процессора;
* модуля ОЗУ;
* модуля ПЗУ;
* модуля вывода на стык С3;
* модуль ввода из стыка С2.
Микропроцессор КР580ВМ80А - DD10 представляет собой восьмиразрядный процессор с источниками питания +5, +12, -5В. Типы и форматы данных, для обработки которых был разработан микропроцессор, следующие:
* Байт без знака (0..255)
* Байт со знаком (-128..+127)
* Логический байт (восемь логических переменных)
* Упакованное двоично-десятичное число (0..+99)
* Двухбайтовое слово
Над данными можно выполнять набор операций, по результатам выполнения операций формируются признаки:
* Знака (S)
* Нулевого результата (Z)
* Переноса с разряда D7 (C)
* Дополнительного переноса с разряда D3 (АС)
* Четности (P)
Признаки используются в качестве условий управления вычислительным процессом, что позволяет организовать условное ветвление в программах.
Адресное пространство МП КР580ВМ80А составляют:
* Ячейки памяти в ОЗУ и ПЗУ (адрес двухбайтный - 64 Кбайт)
* Пространство ввода-вывода (адрес однобайтный - 256 адресов)
Сигнал WAIT не используется в данной системе, так как в системе нет элементов, принимающих этот сигнал.
Сигнал HOLD не используется, так как кроме модуля процессора в системе нет элементов, самостоятельно управляющих системной шиной.
Необходимые микропроцессору синхросигналы, а также сигналы сброса и готовности формируются с помощью генератора тактовых импульсов КР580ГФ24 - DD 1. Генератор тактовых импульсов предназначен для формирования синхросигналов, необходимых для работы всего микропроцессорного модуля. По нему обеспечивается синхронизация внутренней работы МП модуля. Работа генератора обеспечиваеться резонирующей цепью состоящей из кварцевого резонатора и конденсатора.
Резонатор, подключаемый к ГТИ, состоит из кварца (18500кГц) и конденсатора С1 (10пФ). Вместе с внутренним тактовым генератором ГТИ они обеспечивают необходимую для функционирования МП частоту в 2МГц.
Сигнал сброса ГТИ(RES) обеспечен внешней схемой, позволяющей как автоматический сброс по включению питания, так и возможность ручного сброса во время работы. Внешняя схема состоит из элементов:
* Ключ S1;
* Конденсатор C2;
* Диод VD1;
* Резистор R1.
МКС DD13, DD14 служат для повышения нагрузочной способности адресных выходов МП. При начале нового цикла МП происходит поключение ШД.
Подключение стыка С2 производится с помощью последовательного интерфецса DD6 - КР580ВВ51А. Предварительно сигналы преобразуются с помощью МКС преобразования уровней лог 1 и лог 0 , которые формируют уровни совместимые с ТТЛ.
Формирование шины данных и управляющей шины производится с помощью системного контроллера шинного формирователя DD9 - КР580ВК28. Сигналы WR# и DBIN определяют направление передачи информации через системный контроллер. Сигнал SSTB# сообщает контроллеру о том, что сейчас на шине данных МП находится слово состояния МП, следовательно, ему необходимо сформировать шину управления, исходя из данных сигналов.
Оперативное запоминающее устройство построено на микросхемах DD31-DD46 - К565РУ6. Эти микросхемы динамического типа, следовательно для их функционирования необходим контроллер динамической памяти. Использовано 16 микросхем, для того чтобы обеспечить выдачу одного байта данных за один цикл памяти.
Контроллер динамической памяти DD21 - К1810ВТ03 используется в качестве устройства управления ОЗУ МПС на базе МПК серии К580 и К1810, а так же для создания функционально независимых модулей динамических ОЗУ. Контроллер вырабатывает все необходимые сигналы управления чтением, записью и регенирацией для ОЗУ емкостью 4к, 16к, 64к и более, выполненного на элементах памяти серии К565. Контроллер относится к классу многофункциональных схем и может работать в нескольких режимах, которые задаются подачей на специальные входы КДП напряжений высокого или низкого уровня. При использовании дополнительных схемных решений КДП может быть использован для ОЗУ большей емкостью. Кроме того, контроллеру могут быть заданы режимы внутренней или внешней регенирации, опережающего чтения, работы с внешним или внутренним генератором. Для управления распределением адресов применены дешифраторы DD15 и DD48, обеспечивающие подачу сигналов разрешения на ОЗУ/ПЗУ/ПОРТЫ.
Модуль ввода-вывода состоит из двух основных блоков:
* блок ввода со стыка С2
* блок вывода на стык С3
Стык С2 представляет собой последовательный интерфейс и спроектирован на основе микросхемы DD7 - КР580ВВ51А.
Стык С3 представляет собой параллельный интерфейс и спроектирован на основе микросхемы DD11 - КР580ВВ55.
В качестве формирователя импульсов тока были использованы микросхемы DD28-DD30 - К170АП2. Усилители напряжения DD22-DD27 - К170УП2.
Документ
Категория
Рефераты
Просмотров
351
Размер файла
34 Кб
Теги
принципиальная, схема
1/--страниц
Пожаловаться на содержимое документа