close

Вход

Забыли?

вход по аккаунту

?

FR2520529A1

код для вставкиСкачать
 [loading]
«
Click the Minesoft logo at anytime to completely reset the Document
Explorer.
[1][(4)__Full Text.......]
Discovered items are automatically translated into English so that you
can easily identify them.<br/><br/>If you would like to see them in
the original text, please use this button to switch between the two
options . Discoveries: ([2]Submit) English
Click to view (and print) basic analytics showing the makeup of
discovered items in this publication. [help.png]
[3][_] (39/ 139)
You can use the refine box to refine the discovered items in the
sections below.<br/>Simply type what you are looking for, any items
that do not match will be temporarily hidden. [4]____________________
[5][_]
Physical
(21/ 80)
[6][_]
12 h
(22)
[7][_]
18 h
(16)
[8][_]
de -1,8 V
(8)
[9][_]
de 100 M
(5)
[10][_]
de 64 bits
(5)
[11][_]
de 120 M
(3)
[12][_]
de -0,9 V
(3)
[13][_]
16 h
(2)
[14][_]
-1,8 V
(2)
[15][_]
5 V
(2)
[16][_]
60 bits
(2)
[17][_]
64 bits
(1)
[18][_]
800 ohms
(1)
[19][_]
de 1612 ohms
(1)
[20][_]
de 800 ohms
(1)
[21][_]
1 m
(1)
[22][_]
2 N
(1)
[23][_]
8 h
(1)
[24][_]
1 l
(1)
[25][_]
55 s
(1)
[26][_]
six bits
(1)
[27][_]
Gene Or Protein
(10/ 43)
[28][_]
Etre
(18)
[29][_]
Est-a
(10)
[30][_]
Cou
(4)
[31][_]
DANS
(2)
[32][_]
Fre
(2)
[33][_]
Tre
(2)
[34][_]
Gnal
(2)
[35][_]
Tif
(1)
[36][_]
Cer
(1)
[37][_]
Appa
(1)
[38][_]
Molecule
(5/ 10)
[39][_]
DES
(4)
[40][_]
concor
(2)
[41][_]
paral
(2)
[42][_]
imet
(1)
[43][_]
didit
(1)
[44][_]
Disease
(1/ 3)
[45][_]
Tic
(3)
[46][_]
Organism
(1/ 2)
[47][_]
propor
(2)
[48][_]
Company Reg No.
(1/ 1)
[49][_]
LM 747
(1)
Export to file:
Export Document and discoveries to Excel
Export Document and discoveries to PDF
Images Mosaic View
Publication
_________________________________________________________________
Number FR2520529A1
Family ID 2119058
Probable Assignee Ampex Corp
Publication Year 1983
Title
_________________________________________________________________
FR Title PROCEDE ET MONTAGE DE CORRELATION A GRANDE VITESSE
Abstract
_________________________________________________________________
DES BITS DE DONNEE SERIE A GRANDE VITESSE D'UN FLOT DE DONNEES SONT
RECUS, STOCKES, DECALES ET COMPARES EN PARALLELE AVEC LES BITS D'UN
MOT DE CORRELATION CONNU. POUR CHAQUE CONCORDANCE DE BITS, UNE
VARIATION DE SIGNAL CONNUE EST PRODUITE SUR UNE TERMINAISON COMMUNE
55. LES VARIATIONS D'INTENSITE OU DE TENSION A GRANDE VITESSE SUR LA
TERMINAISON COMMUNE SONT PROPORTIONNELLES AU NOMBRE DE BITS
CONCORDANTS ET ON LES CONTROLE POUR DETECTER LA PRESENCE DU MOT DE
CORRELATION DANS LE FLOT DE DONNEES RECU. LE MONTAGE NE COMPREND QU'UN
NOMBRE MINIMAL DE COMPOSANTS ET COMPORTE UNE COMPENSATION THERMIQUE
INCORPOREE.
APPLICATION A DES OPERATIONS DE SYNCHRONISATION, PAR EXEMPLE DANS DES
ORDINATEURS, DES APPAREILS D'ENREGISTREMENT ET DE REPRODUCTION
MAGNETIQUES A TETES ROTATIVES (MAGNETOSCOPES), ETC.
Description
_________________________________________________________________
La presente invention concerne un appareil et un pro-
cede permettant de detecter un mot de correlation numerique
connu dans un flot de donnees d'information a grande vites-
se, ayant par exemple une frequence de plus de 100 M Hz.
L'utilisation de la correlation a des fins de synchro- nisation, par
exemple dans des ordinateurs, des appareils d'enregistrement et de
reproduction magnetiques et dans d'autres types de transfert de
donnees, est bien connue dans la technique Generalement parlant, il
est connu d'inserer une sequence predeterminee de chiffres binaires
dans un flot de donnees anterieurement a la transmission Lors de la
reception du flot de donnees, la sequence est detectee et
utilisee pour synchroniser le fonctionnement d'un disposi-
tif associe Un montage permettant de detecter une telle sequence
predeterminee de chiffres est generalement designe sous le nom de
"montage de correlation" et la sequence de
chiffres elle-meme, sous le nom de "mot de correlation".
Par exemple, dans les appareils d'enregistrement magne-
tic a tetes rotatives, il est connu d'enregistrer un mot de
correlation numerique choisi au debut de chaque parcours de tete sur
la bande Lors de la reproduction, le mot de correlation est identifie
et utilise pour synchroniser le
signal de reproduction.
Il est connu que certains montages de correlation nume-
riques de la technique anterieure utilisent des addition-
neurs binaires et autres composants de montage numeriques
pour determiner le contenu binaire d'un flot de donnees en-
trant Etant donne que ces derniers composants fonctionnent a une
vitesse relativement lente, la vitesse de l'ensemble du dispositif de
correlation (dit ci-apres "correlateur") est ainsi limitee, en
particulier lorsque ce dispositif est utilise pour detecter un mot de
correlation relativement
long recu avec un debit binaire eleve Certes, il est possi-
ble d'ameliorer le processus de correlation numerique en augmentant le
nombre d'additionneurs binaires et autres
composants fonctionnant en parallele mais le volume de mate-
riel necessaire et, par consequent, les couts de fabrica-
tion et les exigences d'alimentation en energie sont alors
egalement augmentes.
Compte tenu de ce qui precede, l'invention a notamment pour objet de
creer un procede et un montage de correlation a grande vitesses
permettant un fonctionnement a des frequences ele- vees, par exemple
de plus de 100 M Hz, et n'utilisant qu'un nombre minimal de
composants; dans lesquels l'utilisation de composants de montage
numeriques relativement lents est eliminee;
permettant de detecter un mot de correlation numeri-
que connu insere dans un flot de donnees, en utilisant un signal
analogique qui varie proportionnellement a un nombre -de bits detectes
concordant avec le mot de correlation; presentant les caracteristiques
indiquees ci-dessus et produisant un signal analogique capable d'une
variation precise predeterminee au cours d'un cycle d'horloge donne;
presentant les caracteristiques indiquees ci-dessus et comportant une
compensation thermique incorporee; dans lesquels le mot de correlation
peut etre choisi sous la forme d'un code libre de courant continu,
d'un code de Barker, ou de n'importe quel code connu pseudo-aleatoire
ou d'un autre type.
L'invention sera mieux comprise a la lecture de la
description detaillee qui suit et a l'examen des dessins
joints qui en representent, a titre d'exemples non limita-
tifs, des modes de realisation preferes.
Sur ces dessins: la figure 1 est un schema de montage electrique d'un
mode de realisation prefere, representant un correlateur _ 30
numerique a grande vitesse conforme aux enseignements de la presente
invention; la figure 2 est un schema simplifie d'un montage de
variante correspondant a une partie de la figure 1, et
la figure 3 est un schema simplifie d'un mode de reali-
nation de variante correspondant a une autre partie de la
figure 1.
Dans le mode de realisation prefere de l'invention re-
presente sur la figure 1, un flot de donnees d'information
2520 '529
serie est recu sur un conducteur 10, par exemple a une fre-
quence d'horloge de 120 M Hz Le flot de donnees contient un bloc
recurrent de donnees comprenant une sequence de bits connue et
presentant une longueur predeterminee Le bloc de donnees indique
ci-dessus sera designe ci-apres sous le nom de "mot de correlation",
dont on connait l'utilisation a des fins de synchronisation dans des
applications au transfert de donnees incluant les systemes de
transmission, les appareils d'enregistrement et de reproduction
magnetiques
numeriques et d'autres systemes bien connus dans la techni-
que Le mot de correlation choisi est insere dans le flot de donnees
par l'une quelconque des techniques bien connues
dans ce domaine, avant d'etre recu sur le conducteur 10.
Par exemple un mot de correlation choisi peut etre stocke dans une
memoire programmable (non representee) et la sortie de cette memoire
peut etre commutee dans le flot de donnees a un instant predetermine,
par exemple au debut de chaque parcours de tete d'enregistrement
magnetique sur une bande, comme il est bien connu dans la technique de
l'enregistrement magnetique au moyen de tetes rotatives Dans le mode
de
realisation prefere, la longueur du mot de correlation choi-
si est de 64 bits Les bits de donnee recus sequentiellement
sur le conducteur 10 sont appliques a un registre a decala-
ge serie-parallele, par exemple realise sous la forme de huit
registres a decalage serie-parallele 12 a a 12 h a huit bits montes en
serie du type 100141, seuls le registre a decalage 12 a et des parties
des registres a decalage 12 b et 12 h etant respectivement representes
sur la figure 1 pour simplifier le dessin Un signal d'horloge est
applique sur un conducteur 14 a la frequence precedemment mentionnee
de M Hz par un generateur de signaux d'horloge convenable (non
represente) tel que ceux dont on connait l'utilisation dans les
systemes de retablissement de rythme Le signal d'horloge du conducteur
14 est applique a un distributeur
de rythme 15, de preference du type 100122, o il est "tam-
ponne" et distribue par l'intermediaire de conducteurs 16 a a 16 h aux
registres a decalage individuels a huit bits 12 a a 12 h,
respectivement Les conducteurs de rythme separes
16 a et 16 h sont utilises pour assurer la reception simulta-
nee du signal d'horloge dans les registres a decalage 12 a
et 12 h, ce qui elimine tous problemes eventuels de distor-
sion de rythme.
Le mot de correlation de 64 bits choisi-est insere et stocke dans une
memoire qui, dans le mode de realisation de
la figure 1, est constituee par huit ensembles d'interrup-
teurs I 8 a a 18 h du type SPST DIP fabriques par Grayhill, Inc, dont
seuls les ensembles d'interrupteurs 18 a et l Gh
sont representes par souci de simplicite Chacun des ensem-
bles comprend huit interrupteurs ou commutateurs unipolai-
res a une direction individuels Tous les interrupteurs de chaque
ensemble sont connectes en commun par l'une de leurs bornes a une
source de signal logique haut, representant le "un" logique, par
exemple choisie de -0,9 V reliee a un conducteur 20 L'autre borne de
chaque interrupteur est connectee par un des conducteurs 22 a 29 a une
source de
signal logique bas, representant le zero logique par l'in-
termediaire d'une des portes logiques respectives A a E, comme decrit
plus loin En consequence, tout contact mobile du commutateur de
memoire constitue par les interrupteurs 18 a a 18 h, lorsqu'il est en
position de fermeture, applique a l'entree d'une porte correspondante
le signal logique haut et, lorsqu'il est en position d'ouverture,
applique a cette entree le signal logique bas pour representer un bit
respectif d'une position binaire correspondante du mot de correlation
Les bits ainsi obtenus de la memoire 18 a a 18 h sur les conducteurs
22 a 29 sont compares "en parallele"
c'est-a-dire simultanement, avec les bits appliques aux con-
ducteurs 30 a 37 a partir du registre a decalage multiple 12 a a 12 h,
bit par bit Une porte OU exclusif est utilisee
pour chaque comparaison de bits; pour assurer cette compa-
raison, l'une des entrees de chaque porte de ce type est connectee a
une des sorties 30 a 37 du registre a decalage 12 a a 12 h, tandis que
l'autre entree de la meme porte est connectee a une sortie
correspondante parmi les sorties 22 a 29 du commutateur de memoire i 8
a a 18 h Celles des entrees des portes OU exclusif A a E qui sont
connectees a une des
sorties 22 a 29 dont le contact mobile associe est en posi-
tion d'ouverture ont un niveau logique bas de -1,8 V ou
moins, obtenu par l'intermediaire d'une resistance d'abais-
sement de tension interne (non representee) comme il est bien connu
dans la technique En consequence, chaque contact mobile ouvert du
commutateur 18 a a 18 h applique un signal
logique bas a la porte OU exclusif associee, tandis que cha-
que contact mobile ferme applique un signal logique haut a
la porte associee.
Cependant que les bits consecutifs du flot de donnees entrant sont
recus sur le conducteur 10 et appliques en
serie au registre a decalage 12 a, les bits de donnee prece-
demment recus contenus dans les registres a decalage 12 a a 12 h
montes en serie sont decales dans un sens determine, par exemple vers
la droite, a raison d'une position binaire
pour chaque impulsion d'horloge A chaque impulsion d'horlo-
ge, les 64 portes OU exclusif decrites ci-dessus comparent
simultanement les 64 bits contenus dans le registre a deca-
lage multiple 12 a a 12 h avec le mot de correlation de 64 bits stocke
dans le commutateur de memoire 18 a a 18 h Les 64 portes OU exclusif
de la figure 1 sont realisees sous la forme de treize ensembles de
circuits integres identiques designes par 40 a 52, chaque ensemble
contenant cinq portes
OU exclusif respectivement designees par A a E, comme repre-
sente sur la figure 1 Pour simplifier la representation,
seuls les ensembles de portes 40, 41 et des parties des en-
sembles 42 et 52 sont respectivement representes sur la fi-
gure 1 Eu egard au debit de donnees eleve, les portes 40 a
52 sont de preference choisies du type 100107 et les regis-
tres a decalage 12 a a 12 h du type 100141, respectivement,
ces deux types comportant une compensation thermique incor-
poree pour eliminer toute derive de tension indesirable.
Comme il est bien connu d'apres la definition meme des portes OU
exclusif, chacune des portes A a E applique a sa sortie 38 un signal
logique bas lorsque ses deux signaux d'entree concordent, c'est-a-dire
lorsqu'ils sont tous deux bas ou tous deux hauts, respectivement,
tandis que chacune de ces portes applique a sa sortie un signal
logique haut
lorsque ses signaux d'entree ne concordent pas, c'est-a-
dire lorsque l'un d'eux est haut et l'autre bas Comme re-
presente sur la figure 1, la sortie de chacune des portes A a- u
individuelles est couplee avec l'une des bornes d'une resistance
d'ajustement de courant ou d'intensite 53 respec-
tive Dans le mode de realisation prefere, toutes les resis-
tances 53 ont la meme valeur, de preference choisie de
800 ohms Selon une variante, il serait possible de ponde-
rer chacune des sorties 38 en utilisant des valeurs de re-
sistance differentes; par exemple une sortie munie d'une resistance de
1612 ohms fournirait seulement la moitie de l'intensite de courant
produite par une resistance de 800 ohms L'autre borne de chacune des
resistances 53 est
connectee a une terminaison commune a celles-ci, de prefe-
rence constituee par un bus de sommation de courant ou d'in-
tensite 55 dont la tension est maintenue constante, de pre-
ference au niveau logique bas de -1,8 V, comme decrit plus
loin de facon plus detaillee.
En fonctionnement, au cours de chaque cycle d'horloge,
il peut advenir qu'une concordance soit detectee entre cer-
tains des bits compares par les portes OU exclusif alors que
les autres bits ne concordent pas Chacune des portes OU ex-
clusif A a E dont les signaux d'entree ne concordent pas
produit a sa sortie 38 respective un signal de sortie logi-
que haut de -0,9 V Ce dernier signal provoque le passage
d'un courant a travers une resistance 53 associee et ce cou-
rant parvient sur le bus de sommation 55 qui est maintenu a
un niveau bas de -1,8 V, comme decrit precedemment Par con-
sequent, lorsqu'une porte OU exclusif particuliere quelcon-
que ne detecte pas de concordance, elle applique au bus 55 une
intensite de courant connue, determinee par la tension de sortie de
cette porte, la tension du bus et la valeur
ohmique de la resistance d'ajustement de courant 53 En re-
vanche, lorsqu'une porte particuliere quelconque detecte une
concordance, cette porte produit un signal de sortie logique
bas de -1,8 V et, par consequent, aucun courant n'est trans-
ferede cette porte au bus 55 par l'intermediaire d'une re-
sistance 53 associee En consequence, l'intensite totale du
courant sur le bus 55 peut etre determinee de facon preci-
se pour un nombre donne de concordances existantes, ou re-
ciproquement, le nombre de concordances obtenues peut etre determine
de facon precise d'apres l'intensite de courant detectee sur le bus
55.
Il resulte de la description ci-dessus que, lorsque le
mot de correlation choisi est contenu dans le registre a decalage 12 a
a 12 h, alors les sorties 38 respectives de toutes les portes OU
exclusif 40 a 52 sont au niveau de tension bas de -1,8 V En
consequence, theoriquement, aucun courant n'est alors transfere a
partir de ces portes sur
le bus 55.
Pour simplifier la suite de la description du mode de
realisation prefere de la figure 1, on va tout d'abord de-
crire celui-ci sans tenir compte d'une partie 57 du montage
destinee a assurer une compensation de la derive de tension.
A cet effet, dans la description simplifiee qui va suivre,
un conducteur de connexion 58 represente par une ligne en
trait interrompu sera considere comme remplacant les con-
nexions assurees par la partie 57 du montage Un transistor 59, dont
l'emetteur est connecte au bus de sommation de
courant 55 par l'intermediaire d'un conducteur 81, est uti-
lise a la fois comme amplificateur de courant et comme con-
vertisseur intensite-tension, comme il ressortira de la
description ci-apres Dans le mode de realisation simplifie,
la base du transistor 59 est connectee par le conducteur 58 a un
diviseur de tension 60 regle de maniere a produire une tension de
reference correspondant au niveau logique bas du
bus 55 Dans le montage de la figure 1, le bus 55 est main-
tenu a -1,8 V par connexion d'une resistance d'ajustement de tension
61 entre une source d'alimentation -U et le bus
La base du transistor 59 est mise a la masse par l'in-
termediaire d'un condensateur 90, et son collecteur est
connecte a une source d'alimentation positive +U par l'in-
termediaire du conducteur 64 et de la resistance 63 Dans le mode de
realisation prefere, les tensions d Valiment ation appliquees
respectives +U et -U sont choisies de + 5 V et -5 V, respectivement
Comme decrit precedemment, pour chaque
discordance de bits aux entrees respectives d'une des por-
tes OU exclusif A a E d'un des ensembles 40 a 52, l'intensi-
e du courant present sur le bus 55 augmente dans une mesu-
re predeterminee qui, dans le mode de realisation prefere, est
d'environ 1 m A En consequence, a chaque discordance de ce genre, le
courant traversant l'emetteur du transistor
59 et la resistance 53 decroit lineairement, ce qui entrai-
ne une elevation lineaire correspondante de la tension du
collecteur de ce transistor par rapport a la masse En sup-
posant que la base du transistor 59 soit maintenue a une tension
constante, le circuit decrit ci-dessus se comporte comme un
amplificateur a base commune, dont le courant
d'emetteur varie pour maintenir constante la tension emet-
teur-base En consequence la tension de l'emetteur et, par
consequent, la tension regnant sur le bus 55, restent ega-
lement respectivement constantes, en supposant qu'il ne se produise
pas une derive de tension considerable due a des
variations de temperature.
Pour satisfaire aux exigences de linearite et de gran-
de vitesse de fonctionnement desirees, dans le mode de rea-
lisation prefere, le transistor 59 est du type 2 N 5943 of-
frant une tres grande vitesse et des caracteristiques line-
aires dans une large gamme de fonctionnement, incluant les excursions
entre les intensites minimale et maximale qui peuvent se produire en
raison de variations d'intensite au point de sommation de courant sur
le bus 55 En outre, la valeur ohmique de la resistance d'ajustement de
tension 61
est choisie de telle maniere qu'on obtienne des caracteris-
tic de courant optimales du transistor 59 Plus precise-
ment, le transistor 59 est choisi de facon que sa tension
de collecteur soit capable d'effectuer une variation lineai-
re de bout en bout de l'echelle en un seul cycle d'horloge,
c'est-a-dire en 8,3 nanosecondes lorsqu'on utilise la fre-
quence d'horloge de 120 M Hz dans le mode de realisation prefere Pour
obtenir ce qui precede, il va de soi que le transistor 59 doit etre
capable de maitriser les capacites parasites maximales emanant tant de
ses jonctions internes
que de ses connexions exterieures, de facon qu'une excur-
sion de tension totale puisse etre effectuee en un seul
cycle d'horloge Etant donne que, dans le mode de realisa-
tion de la figure 1, la tension du bus 55 est maintenue constante, il
ne se produit pas de reduction de la vitesse de fonctionnement due aux
constantes de temps resistance- condensateur associees a la capacite
du bus 55 L'intensite du courant sur le bus 55 varie en raison directe
du nombre de bits concordants Comme on le comprendra aisement, alors
qu'en theorie l'intensite du courant du bus 55 varie par echelons
discrets en reponse a chaque modification dans les
comparaisons de bits, en pratique cette variation peut appa-
raltre comme etant continue en raison de la limitation de
la vitesse des composants du montage.
Dans le mode de realisation prefere, les variations de
tension sur le conducteur 64 sont detectees par un compara-
teur de tensions 65, par exemple realise sous le forme d'un
convertisseur analogique-numerique double du type MC 1651, qui est un
comparateur a tres grande vitesse utilisant des
entrees d'amplificateur differentiel pour detecter des si-
gnaux analogiques d'une grandeur superieure ou inferieure
a un niveau de reference preetabli Dans le mode de realisa-
tion prefere, l'entree de non-inversion du comparateur 65 est
connectee au conducteur 64, et son entree d'inversion, a un diviseur
de tension 66 preregle a un niveau de tension
de reference comme decrit ci-apres.
On a mentionne precedemment que, lorsque le mot de cor-
relation est present dans le registre a decalage 12 a a 12 h,
aucun courant n'est theoriquement transfere, par l'interme-
diaire des resistances 53, sur le bus de sommatidn 55 En consequence,
le courant present sur le conducteur 64 est a son intensite maximale
et le niveau de tension correspondant sur le conducteur 64 prend une
valeur minimale Le diviseur de tension 66 est preregle de maniere a
assurer la detection
par le comparateur de tensions 65 d'une telle tension mini-
male sur le conducteur 64, correspondant a un nombre minimal de
discordances admissibles obtenues par les portes A a E de chacun des
ensembles de portes 40 a 52 Par exemple, dans le mode de realisation
prefere utilisant un mot de correlation de 64 bits, une concordance
portant sur au moins 60 bits
est consideree comme indiquant la presence du mot de corre-
lation dans le registre a decalage Cette derniere disposi-
tion tient compte par exemple d'un maximum de quatre compa-
raisons de bits erronees qui peuvent se produire par suite d'erreurs
de transmission Par consequent, lorsqu'on obtient une concordance
portant sur 60 bits ou plus, la tension du conducteur 64 est
inferieure a la tension de prereglage du
diviseur 66 et le comparateur 65 engendre un signal de sor-
tie sur le conducteur 78, signal qui indique la presence
du mot de correlation dans le registre a decalage.
On peut voir d'apres ce qui precede que le transistor 59, non
seulement sert d'amplificateur d'intensite lineaire,
mais encore joue le role d'un convertisseur intensite-
tension lineaire L'un ou l'autre des flancs de l'impulsion
de sortie apparaissant sur le conducteur 78 peut etre uti-
lise pour declencher un signal de commande, qui peut a son tour etre
utilise pour la synchronisation ou la commande d'un equipement
associe, tel que des compteurs a remise a zero, pour synchroniser un
signal enregistre magnetiquement
lors de sa reproduction, ou dans d'autres applications ana-
logues.
Selon une variante, si on le desirait, il serait possi-
ble de produire sur le bus 55 une intensite de courant maxi-
male lorsqu'on obtient un nombre predetermine de concordan-
ces indiquant la presence du mot de correlation Dans ce dernier cas,
le complement du mot de correlation serait stocke dans les ensembles
d'interrupteurs de memoire i 8 a a l 8 h, ou bien l'on utiliserait des
portes NON-OU exclusif au lieu des portes A a E, tandis que la tension
du conducteur 64 serait a sa valeur maximale lors de la presence du
mot de correlation dans le registre a decalage 12 a a 12 h Dans ce
mode de realisation de variante, la tension de reference
du diviseur 66 serait prereglee a une valeur maximale obte-
nue sur le conducteur 64, correspondant a la detection du mot de
correlation Une impulsion de commande serait alors produite sur le
conducteur 78 par le comparateur 65 si la tension du conducteur 64
depassait la tension de reference 1 l de prereglage du diviseur 66 On
voit que, dans ce mode de
realisation de variante, les valeurs d'intensite et de ten-
sion hautes et basses par rapport au transistor 59 sont inversees en
comparaison du mode de realisation prefere precedemment decrit.
Selon l'application particuliere pour laquelle le mon-
tage de correlation suivant l'invention est utilise, il est
possible de controler les variations de tension sur le con-
ducteur 64 ou sur le bus 55 directement, c'est-a-dire sans
utiliser un comparateur tel que represente en 65 Par exem-
ple, cette derniere tension pourrait etre controlee au moyen d'un
voltmetre numerique ou analogique, ou d'un dispositif analogue, dont 1
'indication varie proportionnellement au nombre de concordances de
bits obtenues par le montage de
correlation.
On a mentionne precedemment que la partie decrite ci-
dessus du montage de correlation suivant l'invention est capable de
fonctionner a des frequences de plus de 100 M Hz
mais cela a condition qu'aucune derive de tension apprecia-
ble ne se produise dans le montage Or, si la tension entre l'emetteur
et la base du transistor 59 vient a changer au cours du
fonctionnement, par exemple en raison de variations de la temperature
ambiante, une derive de tension se produit sur le bus 55, et introduit
a son tour des erreurs dans le processus de correlation Suivant
l'invention, le circuit
de compensation 57 est prevu pour empecher de telles erreurs.
On notera, en se referant a la figure 1, que lorsqu'on utilise le
circuit de compensation 57 le conducteur en trait interrompu 58
precedemment decrit, qui connecte la base du
transistor 59 au diviseur de tension 60, se trouve supprime.
Le circuit 57 comprend un amplificateur operationnel diffe-
rentiel 67, de preference du type LM 747, ayant son entree de
noninversion couplee avec une sortie du diviseur de tension 60, par
l'intermediaire d'une resistance 68, tandis
que son entree d'inversion est connectee, par l'intermediai-
re d'un conducteur 82, au bus de sommation de courant 55.
La sortie de l'amplificateur 67 est couplee avec la base du transistor
59 par l'intermediaire d'une resistance 69 Un condensateur de reaction
70 est branche entre la sortie de l'amplificateur 67 et son entree
d'inversion La vitesse de fonctionnement de l'amplificateur 67 n'est
pas critique,
comme il ressortira de la suite de la description.
Le circuit de compensation 57 decrit ci-dessus repre-
sente une boucle de contre-reaction branchee entre l'imet-
teur et la base du transistor 59 et qui fonctionne comme suit: La
tension de reference du diviseur 60 est prereglee
au niveau connu auquel le bus 55 doit etre constamment main-
tenu, c'est-a-dire que, dans le mode de realisation prefere, elle est
prereglee a -1,8 V Lorsque la tension regnant sur le bus 55 s'eleve
audessus de cette derniere valeur, par exemple en raison de
changements de temperature, la tension de sortie de l'amplificateur 67
et la tension de base du
transistor 59 decroissent toutes deux lineairement La ten-
sion de base ainsi abaissee du transistor 59 reduit la ten-
sion de son emetteur et, par consequent, egalement la ten-
sion regnant sur le bus 55, jusqu'a ce que cette derniere
reprenne la valeur desiree de -1,8 V D'une maniere analo-
gue, lorsque la tension du bus 55 decroit jusqu'au-dessous de la
tension de reference indiquee ci-dessus, le circuit de compensation 57
provoque une elevation de tension a la base du transistor a son tour,
suivie d'une elevation de tension correspondante de l'emetteur et, par
consequent, du
bus 55 jusqu'a ce que la tension desiree de -1,8 V soit ob-
tenue sur ce dernier On voit que l'amplificateur 67 ampli-
fie une variation de tension se produisant sur le bus 55 et
* reinjecte dans la base du transistor 59 une tension-diffe-
rence integree inversee obtenue sous la forme d'une diffe-
rence entre la tension de bus effective en 55 et la tension
de reference au diviseur 60 En consequence, aucune varia-
tion de tension a long terme appreciable ne se produit sur
le bus 55, etant donne qu'elle est continuellement compen-
see par le circuit 57 decrit ci-dessus.
On voit d'apres la description qui precede que le cir-
cuit 57 compense toutes variations de tension sur le bus 55, ainsi que
toutes variations de la tension emetteur-base du transistor 59, par
exemple produites par des changements de temperature internes ou
exterieurs, ou par d'autres causes.
On voit donc que, dans le mode de realisation de la figure 1, on peut
aisement modifier le mot de correlation stocke en ouvrant ou en
fermant les contacts individuels 22 a 29 du commutateur de memoire 18
a a 18 h pour y stocker des bits respectifs correspondant a " O " ou "
1 " 8 de ce mot En revanche, dans des applications o le mot de
correlation choisi reste inchange, le montage de la figure 1 peut etre
simplifie de la maniere representee sur la figure 2 et com-
me decrit ci-apres.
La figure 2 represente un tel mode de realisation am-
plifie, dans lequel les ensembles d'interrupteurs de memoi-
re 18 a a 18 h et les portes OU exclusif 40 a 52 de la figure
1 sont supprimees Pour faciliter la comparaison, les ele-
ments de montage analogues sur les figures 1 a 3 sont desi-
gnes par les memes references numeriques Au lieu des huit registres a
decalage a huit bits 12 a a 12 h de la figure 1, on utilise sur la
figure 2 onze registres a decalage a six bits 90 a a 90 k, de
preference du type 100151 fabriques par Fairchild Corporation,
comportant chacun, pour chaque bit,
une paire de sorties en parallele, respectivement de non-
inversion et d'inversion, comme indique en 30 a, 30 b a 35 a,
b, respectivement En consequence, lorsqu'un mot de corre-
lation de 64 bits est utilise dans le mode de realisation de
la figure 2, les deux dernieres paires de sorties du regis-
tre a decalage 90 k ne sont pas utilisees, comme represente sur le
dessin L'une des sorties de chaque paire est couplee avec une
resistance d'ajustement de courant 53 associee, comme suit Lorsqu'une
position binaire correspondante du mot de correlation choisi contient
le bit 'Il", une sortie de non-inversion d'une paire correspondante de
sorties du registre a decalage multiple 90 a a 90 k est connectee a
une resistance 53 associee D'une maniere analogue, les sorties
d'inversion du registre a decalage 90 a a 90 k sont choisies parmi les
paires de sorties qui correspondent a un bit " O " du mot de
correlation Etant donne que toutes les valeurs des bits du mot de
correlation sont connues, il est possible de connecter en permanence
une sortie d'inversion ou une sortie de noninversion de chaque paire
de sorties 30 a, 30 b a 35 a, 35 b a une borne 54 respective d'une
resistance 53 associee de la maniere decrite cidessus Les contacts 91
de la figure 2 representent de telles connexions qui, dans le dernier
mode de realisation mentionne, sont reliees en
permanence, par exemple par soudage, a une sortie d'inver-
-sion ou de non-inversion correspondante parmi les sorties a, 30 b a
35 a, 35 b, comme decrit ci-dessus Les sorties de
non-inversion 30 a a 35 a produisent une tension logique hau-
te, par exemple choisie de -0,9 V et les sorties d'inver-
sion 30 b a 35 b fournissent une tension logique basse, par exemple
choisie de -1,8 V, respectivement Ces deux valeurs de tension de
sortie particulieres sont fournies par le type de registre a decalage
precedemment indique, qui est utilise pour realiser les registres a
decalage 90 a a 90 k dans le mode de realisation prefere de la figure
2 Il y a lieu de remarquer qu'a l'exception des parties simplifiees
decrites ci-dessus, le montage de la figure 2 est analogue a celui de
la figure 1; en consequence, les autres parties communes aux deux
montages ne sont pas representees sur la figure 2,
et leur description ne sera pas repetee ici.
En fonctionnement, par exemple lorsqu'un bit " O " est obtenu par une
sortie d'inversion particuliere parmi les sorties d'inversion en
parallele 30 b a 35 b, cette sortie produit un " 1 " En revanche,
lorsqu'un bit " O " est present a l'une des sorties de non-inversion
en parallele 30 a a 35 a du registre a decalage 90 a a 90 k, le signal
de sortie reste
inchange, c'est-a-dire reste un bit " O " D'une maniere ana-
logue, lorsqu'un bit " 1 " est obtenu par une sortie d'inver-
sion en parallele, le bit de sortie est " O ", En revanche,
lors de la reception d'un bit "I' par une sortie de non-
inversion en parallele, le signal de sortie reste " 1 " On voit donc
que, dans le dernier mode de realisation decrit, chaque fois qu'un bit
stocke a un emplacement particulier dans le registre a decalage 90 a a
90 k concorde avec le bit d'une position binaire correspondante du mot
de correlation, le signal de sortie est un " 1 " logique, c'est-a-dire
qu'il est "haut" ou "vrai" En consequence, lorsque tous les
signaux de sortie apparaissant aux sorties 30 a a 35 b du re-
gistre a decalage 90 a a 90 k, ou au moins un nombre predeter-
mine de ces signaux, sont hauts, la presence du mot de corre-
lation dans le registre a decalage est detectee de la manie-
re precedemment decrite en reference a la figure 1. La figure 3
represente un autre mode de realisation de
variante correspondant a l'un quelconque des modes de reali-
sation des figures 1 et 2 precedemment decrits mais utili-
sant un bus de sommation de courant 92, dont la tension n'est pas
maintenue a un niveau constant, comme c'etait le cas dans les modes de
realisation precedemment decrits En consequence, dans le mode de
realisation de la figure 3, la tension du bus 92 varie en proportion
non lineaire du nombre de signaux de sortie logiques hauts et bas
obtenus aux bornes
54 respectives des resistances d'ajustement de courant 53.
Ce dernier nombre correspond au nombre de bits contenus dans un
registre a decalage associe, tel que 12 a a 12 h de la figure 1 ou 90
a a 90 k de la figure 2, respectivement, qui concordent avec les bits
respectifs d'un mot de correlation
choisi, comme decrit precedemment Dans le mode de realisa-
tion de la figure 3, la tension du bus 92 variant de cette
maniere est directement amplifiee par un amplificateur ope-
rationnel 80, et la tension amplifiee par celui-ci est ap-
pliquee a une entree de non-inversion d'un comparateur de
tensions correspondant par exemple au comparateur analogi-
que-numerique 65 de la figure 1 precedemment decrit On com-
prendra aisement que, si l'on peut obtenir une variation de
tension suffisante sur le bus 92 sans amplification, l'am-
plificateur 80 peut etre supprime Etant donne que, dans le
mode de realisation de la figure 3, les variations de ten-
sion sur le bus 92 sont directement comparees par le compa-
rateur 65, certains elements precedemment decrits represen-
tes sur la figure 1, tels que le convertisseur intensite-
tension 59, la source de tension 60 et la partie du montage constituee
par le circuit 57 sont respectivement supprimes
dans le montage de la figure 3, ce qui simplifie le correla-
teur Toutefois, etant donne que, dans le mode de realisa-
tion de la figure 3, l'intensite et la tension du courant
present sur le bus 92 varient toutes deux proportionnelle-
ment au nombre de concordances obtenues, la variation de tension
resultante sur le conducteur 78 est non-lineaire par rapport au nombre
de concordances obtenues Dans une application pratique o une linearite
est desiree, il serait possible de choisir les caracteristiques de
l'amplificateur
de telle maniere qu'elles compensent sensiblement la non-
linearite Selon une variante, il est egalement possible de
choisir les caracteristiques du comparateur 65 de telle fa-
con qu'elles assurent une sensibilite suffisante, c'est-a-
dire un gain d'entree suffisant pour detecter des variations de
tension dans la gamme de tension du bus 92, indiquant la presence du
mot de correlation Si l'amplificateur 80 est
necessaire dans le montage, il y a lieu de choisir de prefe-
rence un type d'amplificateur a compensation thermique in-
terne. Dans les modes de realisation des figures 1 a 3, la resistance
d'ajustement de tension 61 ou 79, respectivement couplee avec le bus
de sommation de courant 55 ou 92, peut etre remplacee par une source
de courant constant, comme il
est bien connu dans la technique.
Lorsque le montage de correlation suivant l'invention
est utilise pour la synchronisation du signal de reproduc-
tion dans des appareils d'enregistrement a bande magnetique a tetes
rotatives o plusieurs transducteurs sont utilises pour balayer un
parcours predetermine sur la bande, il peut etre desirable
d'identifier chaque transducteur individuel a la reproduction A cet
effet, on peut enregistrer un mot de correlation distinct pour chaque
transducteur au debut de chaque parcours de tete Lors de la
reproduction, il est alors necessaire d'utiliser un commutateur pour
connecter une memoire respective dans laquelle est stocke un mot de
correlation correspondant a un comparateur, tel que les por-
tes OU exclusif 40 a 52, avant chaque balayage de tete de
reproduction prevu.
Il resulte de la description ci-dessus que le montage
et le procede de correlation suivant l'invention fournissent un signal
analogique qui varie en proportion du nombre de bits d'un flot de
donnees numeriques qui concordent avec un
mot numerique predetermine Un avantage particulier de l'in-
vention reside en ce que le signal analogique indique ci-
dessus est capable de varier dans toute l'etendue de la gam-
me prevue en un temps tres court, par exemple de 8,3 nano- secondes,
ou moins, dans le mode de realisation prefere En consequence, le
processus de correlation peut se derouler a une frequence elevee, par
exemple de 120 M Hz et plus Un autre avantage important reside en ce
que le fonctionnement du montage et du procede de correlation, tel que
decrit en reference aux modes de realisation des figures 1 et 2, est
lineaire et en ce qu'il assure une compensation des varia-
tions de temperature.
Bien qu'avec le dispositif et le procede suivant l'in-
vention on obtienne les avantages indiques ci-dessus, le nombre de
composants de montage necessaires autres que des
resistances est reduit au minimum En meme temps, le dispo-
sitif suivant l'invention n'utilise pas d'additionneurs nu-
meriques ou autres composants fonctionnant a une vitesse relativement
lente par rapport au debit du flot de donnees serie. On remarquera
que, lorsqu'on utilise le correlateur numerique et le procede de
correlation suivant l'invention, la vitesse de fonctionnement n'est
pratiquement pas limitee
par la longueur du mot de correlation, a condition que l'in-
tensite maximale du courant sur le bus n'excede pas les
specifications des elements de montage particuliers utilises.
Par ailleurs, on comprendra aisement que le courant traver-
sant chaque resistance 53 individuelle doit avoir une va-
leur d'intensite minimale predeterminee necessaire pour eli-
miner toute influence que pourraient avoir des capacites
parasites sur la grande vitesse de fonctionnement du monta-
ge et du procede de correlation suivant l'invention.
Bien entendu, l'invention n'est nullement limitee aux modes de
realisation particuliers representes et decrits elle est susceptible
de nombreuses variantes sans qu'on
s'ecarte pour cela de l'esprit ni du domaine de l'inven-
tion. i 8
Claims
_________________________________________________________________
REVENDICATIONS
1 e Montage de correlation a grande vitesse permettant de detecter un
mot de correlation numerique connu dans un flot de donnees serie,
ledit montage etant caracterise en ce qu'il comprend:
un premier moyen ( 12 a-12 h,18 a-18 h,40-52),couple de ma-
niere a recevoir et a stocker des bits constitutifs dudit flot de
donnees serie, puis a decaler ces bits stockes d'une position binaire
chaque fois qu'un nouveau bit est recu par lui, ledit premier moyen
etant couple de maniere a stocker de l'information relative aux
valeurs des bits respectifs
dudit mot de correlation connu et a detecter une concordan-
ce eventuelle, a des positions binaires correspondantes, entre lesdits
bits de donnee stockes et lesdits bits du mot de correlation connu,
respectivement, ledit premier moyen
comportant une pluralite de sorties en parallele ( 38), cou-
plee chacune de maniere a produire un signal de sortie d'une
grandeur predeterminee en reponse a une desdites concordan-
ces, respectivement; et une pluralite de deuxiemes moyens ( 53)
d'ajustement de courant, ayant chacun une entree ( 54) couplee avec
une des dites sorties ( 38) dudit premier moyen, et ayant chacun une
sortie couplee de maniere a produire une intensite connue de courant,
les sorties respectives desdits deuxiemes moyens
etant couplees avec une terminaison commune ( 55) pour pro-
duire un signal de sortie d'une grandeur qui varie propor-
tionnellement au nombre de concordances obtenues par ledit
premier moyen ( 12 a-12 h,18 a-18 h,40-52).
2 Montage suivant la revendication 1, caracterise en ce qu'il comprend
en outre un moyen ( 59,65,66), couple avec ladite terminaison commune
( 55) desdits deuxiemes moyens( 53) pour detecter une grandeur connue
dudit signal de sortie produit par lesdits deuxiemes moyens ( 53) en
reponse a un
nombre predetermine de concordances obtenues par ledit pre-
mier moyen.
3 Montage suivant la revendication 2, caracterise en ce que ledit
moyen de detection ( 59,65,66) comprend: un troisieme moyen ( 66),
couple de maniere a produire un premier signal de reference
correspondant a la grandeur
dudit signal de sortie produit par ladite terminaison com-
mune ( 55) desdits deuxiemes moyens ( 53) en reponse a un
nombre predetermine de concordances obtenues par ledit pre-
mier moyen; et un quatrieme moyen ( 65), couple de maniere a comparer
ledit signal de sortie produit par ladite terminaison com-
mune ( 55) desdits deuxiemes moyens ( 53) avec ledit premier signal de
reference et a produire, en reponse, un signal de
commande.
4 Montage suivant la revendication 1, caracterise en ce que ladite
terminaison commune ( 55) desdits deuxiemes moyens ( 53) est couplee
de maniere a produire a la fois une
intensite de courant et une tension variant proportionnel-
lement au nombre de concordances obtenues par ledit premier moyen.
Montage suivant la revendication 4, caracterise en ce qu'il comprend
en outre un moyen ( 66), couple de maniere a produire une tension de
reference correspondant a la grandeur de ladite tension fournie par la
terminaison commune ( 55) desdits deuxiemes
moyens ( 53) en reponse a un nombre predetermine de concor-
dances de bits obtenues par ledit premier moyen; et un moyen ( 65),
couple de maniere a comparer ladite tension avec ladite tension de
reference et a produire, en
reponse, un signal de commande.
6 Montage suivant la revendication 1, caracterise en ce qu'il comprend
en outre un cinquieme moyen ( 61), couple de maniere a maintenir
ladite terminaison commune ( 55) des dits deuxiemes moyens ( 53) a un
niveau de tension constant predetermine pour produire un signal de
sortie represente
par un courant, dont l'intensite varie sensiblement de fa-
con lineaire avec ledit nombre de concordances obtenues par
ledit premier moyen -
7 Montage suivant la revendication-6, caracterise en ce que ledit
cinquieme moyen ( 61) est complete par un moyen ( 59) couple avec
ladite terminaison commune ( 55) desdits deuxiemes moyens ( 53) pour
convertir de facon sensiblement lineaire lesdites variations
d'intensite en variation de tension. 8 Montage suivant la
revendication 7, caracterise en ce qu'il comprend en outre: un moyen (
66), couple de maniere a produire une tension de reference
correspondant a la grandeur de ladite tension produite par ledit
cinquieme moyen ( 59,61) en reponse a un
nombre predetermine de concordances obtenues par ledit pre-
mier moyen; et un moyen ( 65), couple de maniere a comparer ladite
tension produite par ledit cinquieme moyen ( 59,61) avec la
dite tension de reference et a produire, en reponse, un si-
gnal de commande.
9 Montage suivant la revendication 1, caracterise en ce que ledit
premier moyen comprend un moyen formant registre a decalage
serie-parallele
( 12 a-12 h) ayant une entree ( 10) couplee de maniere a rece-
voir lesdits bits consecutifs du train de donnees serie, et
ayant une pluralite de sorties en parallele ( 30-37) conte-
nant chacune un des bits stockes dans ledit moyen formant registre a
decalage; un moyen de memoire prereglable ( 18 a-18 h), couple de
maniere a stocker des bits respectifs dudit mot de correla-
tion connu, ledit moyen de memoire ayant une pluralite de sorties en
parallele ( 22-29) contenant chacune un des bits qui y sont stockes;
et
une pluralite de moyens comparateurs ( 40-52), ayant cha-
cun des premiere et seconde entrees, respectivement, chaque
premiere entree etant couplee avec une des sorties en paral-
lele ( 30-37) dudit moyen formant registre a decalage ( 12 a-
12 h), et chacune desdites secondes entrees etant couplee avec une
sortie en parallele correspondante ( 22-29) dudit
moyen de memoire prereglable ( 18 a-18 h), respectivement, cha-
cun desdits moyens comparateurs ayant une sortie ( 38) qui correspond
a une desdites sorties en parallele dudit premier moyen. Montage
suivant la revendication 9, caracterise en ce que les moyens
comparateurs ( 40-52) de ladite pluralite comprennent chacun une porte
logique (A-E) produisant l'un de deux niveaux de signal logiques bas
et haut lorsque la concordance precitee est obtenue par elle, et
produisant
l'autre desdits niveaux de signal lorsque ladite concordan-
ce n'est pas obtenue par elle. 11 Montage suivant la revendication 1,
caracterise en
ce que ledit premier moyen comprend un moyen formant regis-
tre a decalage serie-parallele ( 12 a-12 h), ayant une entree ( 10)
couplee de maniere a recevoir lesdits bits consecutifs du flot de
donnees serie, et ayant une pluralite de sorties en parallele ( 30-37)
contenant chacune un des bits stockes
dans ledit moyen formant registre a decalage, celles desdi-
tes sorties en parallele ( 30-37), dont la position dans le moyen
formant registre a decalage correspond a un bit bas
d'une position binaire correspondante dudit mot de correla-
tion connu, etant couplees de maniere a produire l'un de deux signaux
de sortie respectivement inverse et non inverse, tandis que celles des
sorties en parallele ( 30-37) dudit moyen formant registre a decalage,
qui correspondent a un bit
haut d'une position binaire correspondante dudit mot de cor-
relation, sont couplees de maniere a produire l'autre desdits
signaux de sortie respectivement inverse et non inverse.
12 Montage suivant l'une des revendications 1, 9 et
11, caracterise en ce que lesdits deuxiemes moyens compren-
nent une pluralite de resistance d'ajustement de courant ( 53),
chacune des resistances ( 53) ayant une premiere borne ( 54) couplee
avec une desdites sorties en parallele ( 38) didit premier moyen,
respectivement, et en ce que les secondes bornes respectives desdites
resistances ( 53) sont couplees
avec une terminaison commune ou bus ( 55).
13 Montage suivant la revendication 12, caracterise en ce que lesdites
resistances d'ajustement de courant ( 53) ont
des valeurs ohmiques identiques.
14 Montage suivant la revendication 12, caracterise en
ce que chacune desdites resistances ( 53) a une valeur ohmi-
que choisie de maniere a appliquer une intensite de courant
appreciable audit bus ( 55) lorsque ledit signal de sortie dudit
niveau predetermine est produit par une sortie en parallele
correspondante ( 38) dudit premier moyen couplee
avec ladite premiere borne ( 54) de ladite resistance ( 53).
Montage suivant la revendication 14, caracterise
en ce qu'il comprend en outre un moyen ( 59,61) pour mainte-
nir ladite terminaison commune ( 55) a un niveau de tension
constant predetermine, de maniere a produire sur ladite ter-
minaison commune ( 55) une intensite de courant variant de
facon sensiblement lineaire avec ledit nombre de concordan-
ces obtenues par ledit premier moyen.
16 Montage suivant l'une quelconque des revendications
9 et 11, caracterise en ce que lesdits deuxiemes moyens com-
prennent une pluralite de resistances ( 53), ayant chacune une
premiere borne ( 54) couplee avec une desdites sorties en parallele (
38) dudit premier moyen, respectivement, et
en ce que les secondes bornes respectives de toutes ces re-
sistances ( 53) sont couplees avec une terminaison commune ( 55),
ledit montage etant de plus caracterise en ce qu'il
comprend en outre un moyen ( 59,61) couple de maniere a main-
tenir ladite terminaison commune ( 55) a un niveau de tension constant
predetermine, de maniere a produire un signal de sortie correspondant
a la somme desdites intensites connues de courant respectivement
produites par chacune desdites
resistances ( 53), signal de sortie qui varie de facon sensi-
blement lineaire avec le nombre de concordances obtenues
par ledit premier moyen.
17 Montage suivant la revendication 16, caracterise en ce que ledit
moyen ( 59,61) prevu pour maintenir ladite terminaison commune ( 55) a
un niveau de tension constant predetermine comprend un transistor (
59), comportant un emetteur couple avec une premiere source de tension
(-U) par l'intermediaire de ladite terminaison commune ( 55) et d'une
premiere resistance serie ( 61), un collecteur couple avec une seconde
source de tension (+U) par l'intermediaire d'une seconde resistance
serie ( 63) et une base couplee avec une premiere source de tension de
reference ( 60) qui fournit une tension correspondant a un niveau de
tension
constant predetermine devant etre maintenu sur ladite ter-
minaison commune ( 55).
18 Montage suivant la revendication 16, caracterise en ce qu'il
comprend en outre:
une seconde source de tension de reference ( 66) four-
nissant une tension correspondant a une tension obtenue sur le
collecteur dudit transistor ( 59) lorsque ledit nombre predetermine de
concordances sont obtenues par ledit premier moyen; et un moyen
comparateur ( 65) ayant une premiere entree couplee de maniere a
recevoir une tension obtenue sur le
collecteur dudit transistor ( 59) et une seconde entree cou-
plee de maniere a recevoir une tension fournie par ladite seconde
source de tension de reference ( 66), ledit moyen
comparateur ( 65) etant couple de maniere a produire un si-
gnal de sortie en reponse a une difference entre ses ten-
sions d'entree respectives.
19 Montage suivant la revendication 18, caracterise en ce que ledit
transistor ( 59) et ledit moyen comparateur ( 65), respectivement,
sont des dispositifs a grande vitesse
capables de fonctionner a des frequences de plus de 100 M Hz.
20 Montage suivant la revendication 16, caracterise en ce qu'il
comprend en outre un moyen de contre-reaction ( 57) couple entre
l'emetteur et la base dudit transistor( 59)
pour maintenir ledit niveau de tension constant predetermi-
ne sur ladite terminaison commune ( 55).
21 Montage suivant la revendication 20, caracterise en ce que ledit
moyen de contre-reaction ( 57) comprend un moyen amplificateur
differentiel ( 67), ayant une entree d'inversion couplee avec une
connexion ( 81) reliant ledit emetteur a ladite terminaison commune (
55), une entree de non-inversion couplee avec ladite premiere source
de tension de reference ( 60), et une sortie couplee avec la base
dudit
transistor ( 59), respectivement.
22 Montage suivant l'une quelconque des revendications
9 et 11, caracterise en ce que lesdits deuxiemes moyens com-
prennent une pluralite de resistances en parallele ( 53), ayant
chacune une premiere borne ( 54) couplee avec une des
dites sorties en parallele ( 38) dudit premier moyen, res-
pectivement, et en ce que les secondes bornes respectives
2520529.
de toutes lesdites resistances ( 53) sont couplees avec une
terminaison commune ( 55), dont la tension varie en propor-
tion non lineaire du nombre de concordances obtenues par ledit premier
moyen, lesdits deuxiemes moyens comprenant en outre un amplificateur
differentiel ( 67), ayant une pre- miere entree couplee avec ladite
terminaison commune ( 55), et une seconde entree couplee avec une
source de tension de reference ( 60) correspondant a une tension
connue obtenue
sur ladite terminaison commune ( 55) lorsqu'un nombre prede-
termine de concordances sont obtenues par ledit premier moyen. 23
Montage de correlation a grande vitesse permettant de detecter la
presence d'un mot de correlation numerique connu dans un flot de
donnees serie, ledit montage etant caracterise en ce qu'il comprend:
un moyen formant registre a decalage serie-parallele
( 12 a-12 h), ayant une entree ( 10) couplee de maniere a rece-
voir et a stocker des bits consecutifs dudit flot de don-
nees serie et a decaler les bits ainsi stockes d'une posi-
tion binaire chaque fois qu'un nouveau bit est recu par
elle, ledit moyen formant registre a decalage ayant une plu-
ralite de sorties en parallele ( 30-37), contenant chacune un des bits
stockes dans celui-ci; un moyen de memoire prereglable ( 18 a-18 h)
couple de
maniere a stocker des bits respectifs dudit mot de correla-
tion connu, ledit moyen de memoire ayant une pluralite de sorties en
parallele ( 22-29) contenant chacune un des bits stockes dans
celui-ci; une pluralite de portes logiques (A-E), ayant chacune
une premiere entree couplee avec une des sorties en paral-
lele ( 30-37) dudit moyen formant registre a decalage ( 12 a-
12 h), et une seconde entree couplee avec une sortie corres-
pondante parmi les sorties en parallele ( 22-29) dudit moyen de
memoire ( 18 a-18 h),chacune des portes logiques (A-E) ayant une
sortie ( 38) couplee de maniere a produire un signal de sortie d'un
premier niveau logique connu lorsque des bits concordants sont obtenus
a ses entrees respectives, et un signal de sortie d'un second niveau
logique connu lorsque ses bits d'entree ne concordent pas,
respectivement une pluralite de resistances ( 53), ayant chacune une
premiere borne ( 54) couplee avec une sortie ( 38) d'une des dites
portes logiques (A-E), les autres bornes respectives desdites
resistances ( 53) etant couplees avec une terminaison commune ( 55),
chacune desdites resistances ( 53) ayant
une valeur ohmique choisie de telle maniere qu'une intensi-
te de courant appreciable soit appliquee a ladite terminai-
son commune ( 55) lorsque l'un desdits premier et second ni-
veaux logiques connus de signal est produit par ladite por-
te logique
un moyen ( 61) couple de maniere a maintenir ladite ter-
minaison commune ( 55) a un niveau de tension constant pre-
determine de maniere a obtenir sur ladite terminaison une intensite de
courant variant de facon sensiblement lineaire avec le nombre de
concordances de bits obtenues par lesdites portes logiques (A-E); un
moyen convertisseur intensite-courant ( 59) couple
avec ladite terminaison commune ( 55) pour convertir de fa-
con sensiblement lineaire lesdites variations d'intensite sur celle-ci
en variations de tension correspondantes; et
un moyen de detection ( 60-67) couple avec ladite ter-
minaison commune ( 55) pour detecter une grandeur de tension connue
obtenue sur ladite terminaison commune en reponse a un nombre
predetermine de bits concordants obtenus par la
dite pluralite de portes logiques (A-E).
24 Montage suivant la revendication 23, caracterise
en ce que ledit moyen de detection ( 60-67) comprend une pre-
miere source de tension de reference ( 60) fournissant une tension
correspondant a une tension de sortie dudit moyen convertisseur ( 59)
lorsqu'un nombre predetermine de bits concordants sont obtenus par
ladite pluralite de portes
logiques (A-E), et un moyen comparateur ( 67), ayant une pre-
miere entree couplee de maniere a recevoir ladite tension de sortie
produite par ledit moyen convertisseur ( 59), et une seconde entree
couplee de maniere a recevoir ladite tension fournie par ladite
premiere source de reference ( 60), ainsi qu'une sortie qui produit un
signal de commande en
reponse a une comparaison.
Montage de correlation a grande vitesse permettant de detecter la
presence d'un mot de correlation numerique connu dans un flot de
donnees serie, ledit montage etant caracterise en ce qu'il comprend:
un premier moyen ( 12 a-12 h, 18 a-18 h, 40-52) couple de maniere a
recevoir et a stocker des bits consecutifs dudit flot de donnees serie
et a decaler les bits ainsi stockes d'une position binaire chaque fois
qu'il recoit un nouveau bit, ledit premier moyen etant en outre couple
de maniere a pouvoir stocker une information relative aux valeurs des
bits respectifs dudit mot de correlation connu, et a pouvoir
detecter une concordance, a des positions binaires corres-
pondantes, entre lesdits bits de donnee stockes et lesdits
bits du mot de correlation connu, respectivement, ledit pre-
mier moyen ayant une pluralite de sorties en parallele ( 38) couplees
chacune de maniere a produire un signal de sortie
d'un niveau predetermine en reponse a une desdites concor-
dances, respectivement; une pluralite de resistances ( 53), ayant
chacune une premiere borne ( 54), couplee avec une desdites sorties en
parallele ( 38) dudit premier moyen, respectivement, les secondes
bornes respectives desdites resistances ( 53) etant couplees avec une
terminaison commune ( 55); un transistor ( 59) comportant un emetteur
couple avec une premiere source de tension (-U) par l'intermediaire de
ladite terminaison commune ( 55) et d'une premiere resistan-
ce serie ( 61), un collecteur couple avec une seconde source
de tension (+U) par l'intermediaire d'une seconde resistan-
ce serie ( 63), et une base couplee avec une source de ten-
sion de reference ( 60) produisant une tension correspondant a un
niveau de tension constant predetermine devant etre maintenu sur
ladite terminaison commune ( 55); et
un moyen de contre-reaction ( 57) couple entre l'emet-
teur et la base dudit transistor ( 59) pour maintenir ledit
niveau de tension constant predetermine sur ladite terminai-
son commune ( 55).
26 Montage suivant la revendication 25, caracterise en ce que ledit
moyen de contre-reaction ( 57) comprend un moyen amplificateur
differentiel ( 67), ayant une entree d'inversion couplee avec une
connexion ( 81) reliant ledit emetteur a ladite terminaison commune (
55), une entree de
non-inversion couplee avec ladite source de tension de re-
ference ( 60) et une sortie couplee avec la base dudit tran-
sistor ( 59); une pluralite de deuxiemes moyens ( 53), ayant chacun
une entree ( 54) couplee avec une desdites sorties ( 38) dudit
premier moyen, et ayant chacun une sortie couplee de manie-
re a produire une intensite connue de courant, les sorties respectives
desdits deuxiemes moyens etant interconnectees de maniere a produire
un signal de sortie, dont la grandeur varie proportionnellement au
nombre de concordances obtenues
par ledit premier moyen.
27 Montage de correlation a grande vitesse permettant de detecter un
mot de correlation numerique connu dans un flot de donnees serie,
ledit montage etant caracterise en ce qu'il comprend: un premier moyen
( 12 a12 h, 18 a-18 h, 40-52) couple de maniere a recevoir et a
stocker des bits consecutifs dudit flot de donnees serie et a decaler
les bits ainsi stockes d'une position binaire chaque fois qu'il recoit
un nouveau bit, ledit premier moyen etant en outre couple de maniere a
pouvoir stocker une information relative aux valeurs des bits
respectifs dudit mot de correlation connu, et a pouvoir
detecter une concordance, a des positions binaires correspon-
dantes, entre lesdits bits de donnee stockes et lesdits bits du mot de
correlation connu, respectivement, ledit premier
moyen ayant une pluralite de sorties en parallele ( 38), cou-
plees chacune de maniere a produire un signal de sortie d'un niveau
predetermine en reponse a une desdites concordances, respectivement;
une pluralite de resistances ( 53), ayant chacune une premiere borne (
54) couplee avec une desdites sorties en
parallele ( 38) dudit premier moyen, respectivement, les se-
condes bornes respectives desdites resistances ( 53) etant couplees
avec une terminaison commune ( 55), dont la tension varie en
proportion non lineaire du nombre de concordances obtenues par ledit
premier moyen; et
un moyen ( 60-67), couple avec ladite terminaison-com-
mune ( 55) pour detecter une grandeur de tension connue ob- tenue sur
celle-ci en reponse a un nombre predetermine de
concordances obtenues par ledit premier moyen.
28 Procede de correlation a grande vitesse permettant de detecter un
mot de correlation numerique connu dans un flot de donnees serie,
ledit procede etant caracterise en ce qu'il comprend les operations
consistant: a recevoir et a stocker des bits consecutifs du flot de
donnees serie et a decaler lesdits bits stockes d'une position binaire
chaque fois qu'un nouveau bit est recu a stocker une information
relative aux valeurs des bits respectifs dudit mot de correlation
connu
a comparer simultanement des bits respectifs apparte-
nant a des positions binaires correspondantes desdites don-
nees serie stockees et dudit mot de correlation, respecti-
vement, et a produire un signal de sortie d'un niveau pre-
determine en reponse a chaque concordance obtenue; a produire pour
chacun desdits niveaux de signal de
sortie une intensite de courant correspondante predetermi-
nee; et a sommer lesdites intensites de maniere a obtenir un
courant dont l'intensite varie proportionnellement au nom-
bre de concordances de bits obtenues.
29 * Procede suivant la revendication 28, caracterise en ce que ladite
operation de sommation comprend le choix d'un point de sommation de
courant, et en ce qu'il comprend en outre une operation consistant a
maintenir ledit point
de sommation de courant a un niveau de tension constant pre-
determine de maniere a obtenir une intensite de courant va-
riant de facon sensiblement lineaire avec le nombre de con-
cordances de bits obtenues.
Procede suivant la revendication 29, caracterise en ce qu'il comprend
en outre une operation consistant a convertir lineairement lesdites
variations d'intensite en
variations de tension.
31 Procede suivant la revendication 28, caracterise en ce que ladite
variation d'intensite s'accompagne d'une Variation de tension en
proportion non lineaire par rapport au nombre de concordances de bits
obtenues.
32 Procede suivant l'une quelconque des revendications
et 31, caracterise en ce qu'il comprend en outre une ope-
ration consistant a detecter une grandeur connue de ladite
tension correspondant a un nombre predetermine de concordan-
ces de bits obtenues.
33 Procede suivant la revendication 32, caracterise en ce que ladite
operation de detection comprend les etapes consistant: a produire une
tension de reference correspondant a une grandeur de ladite tension
variable obtenue en reponse a un nombre predetermine de concordances
de bits; et a comparer ladite tension variable avec ladite tension de
reference et a produire un signal de commande en reponse
a la comparaison.
34 Procede suivant la revendication 29, caracterise en ce qu'il
comprend une operation consistant a compenser
les variations dudit niveau de tension constant predetermi-
ne dues a des changements de temperature* Procede suivant la
revendication 28, caracterise en ce que l'operation de production d'un
signal de sortie d'un niveau predetermine comprend la production d'un
signal numerique choisi parmi deux signaux numeriques de niveaux
respectifs haut et bas lorsqu'une concordance de bits est obtenue, et
la production de l'autre de ces deux signaux
numeriques de niveaux respectifs haut et bas lorsqu'une con-
cordance de bits n'est pas obtenue, respectivement.
36 Procede suivant 14 revendication 35, caracterise en
ce que, pour des niveaux de signal de sortie numerique iden-
tic, des valeurs d'intensite de courant correspondantes
predeterminees, egalement identiques, sont produites.
37 Procede suivant la revendication 28, caracterise en ce que ledit
flot de donnees serie est recu a une frequence
de plus de 100 M Hz.
? ?
Display vertical position markers.<br/><br/>This option will display
the relative positions of currently selected key terms within the full
document length.<br/><br/>You can then click the markers to jump to
general locations within the document, or to specific discoveries if
you know whereabouts in the document they occur. [52][_]
Open a preview window.<br/><br/>This window will provide a preview of
any discovery (or vertical marker) when you mouse over
it.<br/><br/>The preview window is draggable so you may place it
wherever you like on the page. [53][_]
[static.png]
[close.png]
Discovery Preview
(Mouse over discovery items)
[textmine.svg] textmine Discovery
« Previous
Multiple Definitions ()
Next »
Enlarge Image (BUTTON) ChemSpider (BUTTON) PubChem (BUTTON) Close
(BUTTON) X
(BUTTON) Close
(BUTTON) X
TextMine: Publication Composition
FR2520529
(BUTTON) Print/ Download (BUTTON) Close
1. Welcome to TextMine.
The TextMine service has been carefully designed to help you
investigate, understand, assess and make discoveries within patent
publications, quickly, easily and efficiently.
This tour will quickly guide you through the main features.
Please use the "Next" button in each case to move to the next step
of the tour (or you can use [Esc] to quit early if you don't want
to finish the tour).
2. The main menu (on the left) contains features that will help you
delve into the patent and better understand the publication.
The main feature being the list of found items (seperated into
colour coded categories).
3. Click the Minesoft logo at any time to reset TextMine to it's
initial (start) state.
4. You can select which part of the document you'd like to view by
using the pull down menu here.
You can select "Full Text" to view the entire document.
5. For non-latin languages, (in most cases) full text translations
are available, you can toggle them on and off here.
You can also toggle the inline discovery translations between
English and their original language.
6. The pie chart icon will open a basic statistical breakdown of the
publication.
7. The sort icon allows you to sort the listed categories based on
the number of instances found.
Click to toggle between ascending and descending.
8. You can use the refine box to refine the discovered items in the
sections below.
Simply type what you are looking for, any items that do not match
will be temporarily hidden.
9. The publication has been analysed and we have identified items
within it that fit into these categories.
The specific items found are listed within the category headings.
Click the section header to open that section and view all the
identitfied items in that section.
If you click the checkbox all items in that section will be
highlighted in the publication (to the right).
The best thing to do is to experiment by opening the sections and
selecting and unselecting checkboxes.
10. The main output window contains the publication full text (or part
thereof if selected).
11. The Tools section contains tools to help you navigate the
"discovered" (highlighted) items of interest.
The arrows and counter let you move through the highlighted items
in order.
12. Other tools include a "Preview" option [ [preview.png] ] and the
ability to mark the relative locations of highlighted items by
using the "Marker" option [ [marker.png] ].
Try these out to best understand how they work, and to discover if
they are of use to you.
13. Items selected from the menu on the left will be highlighted in
the main publication section (here in the middle of the screen).
Click them for further information and insights (including
chemical structure diagrams where available).
14. Please experiment with TextMine - you cannot make any permanent
changes or break anything and once your session is closed (you've
log out) all your activity is destroyed.
Please contact Minesoft Customer Support if you have any questions
or queries at: support@minesoft.com
[54]____________________
[55]____________________
[56]____________________
[57]____________________
[58]____________________
[59]____________________
[60]____________________
[61]____________________
[62]____________________
[63]____________________
[BUTTON Input] (not implemented)_____ [BUTTON Input] (not
implemented)_____
Документ
Категория
Без категории
Просмотров
1
Размер файла
75 Кб
Теги
fr2520529a1
1/--страниц
Пожаловаться на содержимое документа