close

Вход

Забыли?

вход по аккаунту

?

Патент BY 16837

код для вставкиСкачать
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К ПАТЕНТУ
РЕСПУБЛИКА БЕЛАРУСЬ
(46) 2013.02.28
(12)
(51) МПК
НАЦИОНАЛЬНЫЙ ЦЕНТР
ИНТЕЛЛЕКТУАЛЬНОЙ
СОБСТВЕННОСТИ
(54)
BY (11) 16837
(13) C1
(19)
G 06F 7/00
G 06F 7/38
(2006.01)
(2006.01)
СУММАТОР УНИТАРНЫХ КОДОВ ПО МОДУЛЮ СЕМЬ
(21) Номер заявки: a 20110390
(22) 2011.03.30
(43) 2011.08.30
(71) Заявитель: Белорусский государственный университет (BY)
(72) Авторы: Супрун Валерий Павлович;
Козлов Евгений Олегович (BY)
(73) Патентообладатель: Белорусский государственный университет (BY)
(56) BY a20101282, 2011.
BY 10492 C1, 2008.
BY 13821 C1, 2010.
BY a20101350, 2011.
BY a20101425, 2011.
BY 16837 C1 2013.02.28
(57)
Сумматор унитарных кодов по модулю семь, характеризующийся тем, что содержит
семь элементов ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, выход i-го из которых, где
i = 1, 2,…, 7, соединен с выходом сумматора "равно i − 1" результата суммы, причем первый,
второй и третий инверсные входы i-го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать соединены со входом сумматора "равно нулю" первого операнда, четвертый и пятый инверсные входы - со входом сумматора "равно единице" первого операнда, шестой
инверсный вход - со входом сумматора "равно двум" первого операнда, первый вход - со
входом сумматора "равно четырем" первого операнда, второй и третий входы - со входом
сумматора "равно пяти" первого операнда, четвертый, пятый и шестой входы - со входом
сумматора "равно шести" первого операнда, вход сумматора "равно нулю" второго операнда соединен с седьмым, восьмым и девятым входами первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с седьмым и восьмым входами второго элемента
BY 16837 C1 2013.02.28
ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с седьмым входом третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с седьмым инверсным входом пятого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с седьмым и восьмым инверсными
входами шестого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать и с седьмым,
восьмым и девятым инверсными входами седьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с
порогом двенадцать, вход сумматора "равно единице" второго операнда соединен с седьмым, восьмым и девятым инверсными входами первого элемента ИСКЛЮЧАЮЩЕЕ
ИЛИ с порогом двенадцать, с девятым, десятым и одиннадцатым входами второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с восьмым и девятым входами третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с седьмым входом
четвертого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с девятым инверсным входом шестого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать и с десятым
и одиннадцатым инверсными входами седьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, вход сумматора "равно двум" второго операнда соединен с десятым и
одиннадцатым инверсными входами первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом
двенадцать, с седьмым, восьмым и девятым инверсными входами второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с десятым, одиннадцатым и двенадцатым
входами третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с восьмым и
девятым входами четвертого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с
седьмым входом пятого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать и с двенадцатым инверсным входом седьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, вход сумматора "равно трем" второго операнда соединен с двенадцатым
инверсным входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с
десятым и одиннадцатым инверсными входами второго элемента ИСКЛЮЧАЮЩЕЕ
ИЛИ с порогом двенадцать, с седьмым, восьмым и девятым инверсными входами третьего
элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с десятым, одиннадцатым и
двенадцатым входами четвертого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с восьмым и девятым входами пятого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом
двенадцать и с седьмым входом шестого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом
двенадцать, вход сумматора "равно четырем" второго операнда соединен с двенадцатым
инверсным входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с
десятым и одиннадцатым инверсными входами третьего элемента ИСКЛЮЧАЮЩЕЕ
ИЛИ с порогом двенадцать, с седьмым, восьмым и девятым инверсными входами четвертого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с десятым, одиннадцатым и
двенадцатым входами пятого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с
восьмым и девятым входами шестого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать и с седьмым входом седьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, вход сумматора "равно пяти" второго операнда соединен с десятым входом первого
элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с двенадцатым инверсным входом третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с десятым и одиннадцатым инверсными входами четвертого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом
двенадцать, с восьмым, девятым и десятым инверсными входами пятого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с десятым, одиннадцатым и двенадцатым
входами шестого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать и с восьмым и
девятым входами седьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, вход
сумматора "равно шести" второго операнда соединен с одиннадцатым и двенадцатым
входами первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с двенадцатым
входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с двенадцатым
инверсным входом четвертого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с
одиннадцатым и двенадцатым инверсными входами пятого элемента ИСКЛЮЧАЮЩЕЕ
ИЛИ с порогом двенадцать, с десятым, одиннадцатым и двенадцатым инверсными входа2
BY 16837 C1 2013.02.28
ми шестого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать и с десятым, одиннадцатым и двенадцатым входами седьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом
двенадцать.
Изобретение относится к области вычислительной техники и может быть использовано для построения цифровых устройств, реализующих вычислительные операции модулярной арифметики.
Известен сумматор унитарных кодов по модулю семь, который содержит семь элементов ИЛИ, двадцать один элемент РАВНОЗНАЧНОСТЬ, семь элементов И, четырнадцать входов и семь выходов [1]. Сложность сумматора (по числу входов логических
элементов) равна 77, а быстродействие, определяемое глубиной схемы, составляет 3τ, где
τ - задержка на один логический элемент.
Недостатком известного сумматора является низкое быстродействие, определяемое
глубиной схемы.
Наиболее близким по функциональным возможностям и конструкции техническим
решением к заявляемому сумматору является сумматор унитарных кодов по модулю семь,
который содержит двадцать один элемент ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом два, семь
элементов И, четырнадцать входов и семь выходов [2]. Сложность сумматора равна 105, а
быстродействие, определяемое глубиной схемы, составляет 2τ. Число внешних выводов
сумматора равно 21.
Недостатком сумматора-прототипа является низкое быстродействие, определяемое
глубиной схемы.
Изобретение направлено на повышение быстродействия (уменьшение глубины логической схемы) сумматора-прототипа.
Сумматор унитарных кодов по модулю семь характеризуется тем, что содержит семь
элементов ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, выход i-го из которых, где
i = 1, 2,…, 7, соединен с выходом сумматора "равно i–1" результата суммы.
Первый, второй и третий инверсные входы i-го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с
порогом двенадцать соединены со входом сумматора "равно нулю" первого операнда,
четвертый и пятый инверсные входы - со входом сумматора "равно единице" первого операнда, шестой инверсный вход - со входом сумматора "равно двум" первого операнда,
первый вход - со входом сумматора "равно четырем" первого операнда, второй и третий
входы - со входом сумматора "равно пяти" первого операнда, четвертый, пятый и шестой
входы - со входом сумматора "равно шести" первого операнда.
Вход сумматора "равно нулю" второго операнда соединен с седьмым, восьмым и девятым входами первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с седьмым и восьмым входами второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом
двенадцать, с седьмым входом третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с седьмым инверсным входом пятого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с седьмым и восьмым инверсными входами шестого элемента
ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать и с седьмым, восьмым и девятым инверсными входами седьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать.
Вход сумматора "равно единице" второго операнда соединен с седьмым, восьмым и
девятым инверсными входами первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с девятым, десятым и одиннадцатым входами второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с восьмым и девятым входами третьего элемента
ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с седьмым входом четвертого элемента
ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с девятым инверсным входом шестого
3
BY 16837 C1 2013.02.28
элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать и с десятым и одиннадцатым инверсными входами седьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать.
Вход сумматора "равно двум" второго операнда соединен с десятым и одиннадцатым
инверсными входами первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с
седьмым, восьмым и девятым инверсными входами второго элемента ИСКЛЮЧАЮЩЕЕ
ИЛИ с порогом двенадцать, с десятым, одиннадцатым и двенадцатым входами третьего
элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с восьмым и девятым входами
четвертого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с седьмым входом
пятого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать и с двенадцатым инверсным входом седьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать.
Вход сумматора "равно трем" второго операнда соединен с двенадцатым инверсным
входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с десятым и
одиннадцатым инверсными входами второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом
двенадцать, с седьмым, восьмым и девятым инверсными входами третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с десятым, одиннадцатым и двенадцатым
входами четвертого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с восьмым и
девятым входами пятого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать и с
седьмым входом шестого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать.
Вход сумматора "равно четырем" второго операнда соединен с двенадцатым инверсным входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с десятым
и одиннадцатым инверсными входами третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с седьмым, восьмым и девятым инверсными входами четвертого элемента
ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с десятым, одиннадцатым и двенадцатым
входами пятого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с восьмым и девятым входами шестого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать и с
седьмым входом седьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать.
Вход сумматора "равно пяти" второго операнда соединен с десятым входом первого
элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с двенадцатым инверсным входом третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с десятым и одиннадцатым инверсными входами четвертого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом
двенадцать, с восьмым, девятым и десятым инверсными входами пятого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с десятым, одиннадцатым и двенадцатым
входами шестого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать и с восьмым и
девятым входами седьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать.
Вход сумматора "равно шести" второго операнда соединен с одиннадцатым и двенадцатым входами первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с двенадцатым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с
двенадцатым инверсным входом четвертого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом
двенадцать, с одиннадцатым и двенадцатым инверсными входами пятого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать, с десятым, одиннадцатым и двенадцатым инверсными входами шестого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать и с
десятым, одиннадцатым и двенадцатым входами седьмого элемента ИСКЛЮЧАЮЩЕЕ
ИЛИ с порогом двенадцать.
Основной технический результат изобретения заключается в повышении быстродействия сумматора-прототипа. Названный эффект достигается путем введения в логическую
схему сумматора новых элементов (элементов ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать) с последующим изменением соединений между элементами логической схемы.
На фигуре представлена схема сумматора унитарных кодов по модулю семь. Сумматор содержит семь элементов ИСКЛЮЧАЮЩЕЕ ИЛИ с порогом двенадцать 1, 2,…, 7,
тринадцать входов 8, 9,…, 20 и семь выходов 21, 22,…, 27.
4
BY 16837 C1 2013.02.28
Сумматор унитарных кодов по модулю семь работает следующим образом. На входы
сумматора 8, 9,…, 13 поступают значения разрядов a0, a1, a2, a4, a5, a6 унитарного двоичного кода первого операнда A = (a0, a1, a2, a3, a4, a5, a6), а на входы сумматора 14, 15,…, 20 значения разрядов b0, b1, b2, b3, b4, b5, b6 унитарного двоичного кода второго операнда
B = (b0, b1, b2, b3, b4, b5, b6},где a0, a1, a2, a3, a4, a5, a6 ∈ {0, 1} и b0, b1, b2, b3, b4, b5, b6 ∈ {0, 1} .
При этом ak = 1 и bk = 1 тогда и только тогда, когда А = k (mod 7) и B = k (mod 7), где
k = 0, 1, 2,…, 6.
На выходах сумматора 21, 22,…,27 формируется унитарный двоичный код результата
выполнения операции сложения A + B = S (mod 7), где S = (s0, s1, s2, s3, s4, s5, s6) и s0, s1, s2,
s3, s4, s5, s6 ∈ {0, 1} . Здесь sk = 1 тогда и только тогда, когда A + B = k (mod 7) и
k = 0, 1, 2,…, 6.
Логические функции S0, S1, S2, S3, S4, S5, S6, реализуемые на выходах сумматора унитарных кодов по модулю семь, представлены посредством таблицы истинности (таблица).
входы
выходы
Унитарный двоичный код Унитарный двоичный код вто- Унитарный двоичный код
первого операнда
рого операнда
результата сложения
A = (a0, a1, a2, a3, a4, a5, a6)
B = (b0, b1, b2, b3, b4, b5, b6)
S = (s1, s2, s3, s4, s5, s6)
а0 а1 а2 a3 a4 а5 a6 b0 b1 b2 b3 b4 b5 b6 S0 S1 S2 S3 S4 S5 S6
8 9 10 - 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27
1 0 0 0 0 0 0 1
0
0
0
0
0
0 1 0 0 0 0 0
0
1 0 0 0 0 0 0 0
1
0
0
0
0
0 0 1 0 0 0 0
0
1 0 0 0 0 0 0 0
0
1
0
0
0
0 0 0 1 0 0 0
0
1 0 0 0 0 0 0 0
0
0
1
0
0
0 0 0 0 1 0 0
0
1 0 0 0 0 0 0 0
0
0
0
1
0
0 0 0 0 0 1 0
0
1 0 0 0 0 0 0 0
0
0
0
0
1
0 0 0 0 0 0 1
0
1 0 0 0 0 0 0 0
0
0
0
0
0
1 0 0 0 0 0 0
1
0 1 0 0 0 0 0 1
0
0
0
0
0
0 0 1 0 0 0 0
0
0 1 0 0 0 0 0 0
1
0
0
0
0
0 0 0 1 0 0 0
0
0 1 0 0 0 0 0 0
0
1
0
0
0
0 0 0 0 1 0 0
0
0 1 0 0 0 0 0 0
0
0
1
0
0
0 0 0 0 0 1 0
0
0 1 0 0 0 0 0 0
0
0
0
1
0
0 0 0 0 0 0 1
0
0 1 0 0 0 0 0 0
0
0
0
0
1
0 0 0 0 0 0 0
1
0 1 0 0 0 0 0 0
0
0
0
0
0
1 1 0 0 0 0 0
0
0 0 1 0 0 0 0 1
0
0
0
0
0
0 0 0 1 0 0 0
0
0 0 1 0 0 0 0 0
1
0
0
0
0
0 0 0 0 1 0 0
0
0 0 1 0 0 0 0 0
0
1
0
0
0
0 0 0 0 0 1 0
0
0 0 1 0 0 0 0 0
0
0
1
0
0
0 0 0 0 0 0 1
0
0 0 1 0 0 0 0 0
0
0
0
1
0
0 0 0 0 0 0 0
1
0 0 1 0 0 0 0 0
0
0
0
0
1
0 1 0 0 0 0 0
0
0 0 1 0 0 0 0 0
0
0
0
0
0
1 0 1 0 0 0 0
0
0 0 0 1 0 0 0 1
0
0
0
0
0
0 0 0 0 1 0 0
0
0 0 0 1 0 0 0 0
1
0
0
0
0
0 0 0 0 0 1 0
0
0 0 0 1 0 0 0 0
0
1
0
0
0
0 0 0 0 0 0 1
0
0 0 0 1 0 0 0 0
0
0
1
0
0
0 0 0 0 0 0 0
1
0 0 0 1 0 0 0 0
0
0
0
1
0
0 1 0 0 0 0 0
0
0 0 0 1 0 0 0 0
0
0
0
0
1
0 0 1 0 0 0 0
0
0 0 0 1 0 0 0 0
0
0
0
0
0
1 0 0 1 0 0 0
0
5
BY 16837 C1 2013.02.28
Продолжение таблицы
входы
выходы
Унитарный двоичный код Унитарный двоичный код вто- Унитарный двоичный код
первого операнда
рого операнда
результата сложения
A = (a0, a1, a2, a3, a4, a5, a6)
B = (b0, b1, b2, b3, b4, b5, b6)
S = (s1, s2, s3, s4, s5, s6)
а0 а1 а2 a3 a4 а5 a6 b0 b1 b2 b3 b4 b5 b6 S0 S1 S2 S3 S4 S5 S6
8 9 10 - 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27
0 0 0 0 1 0 0 1
0
0
0
0
0
0 0 0 0 0 1 0
0
0 0 0 0 1 0 0 0
1
0
0
0
0
0 0 0 0 0 0 1
0
0 0 0 0 1 0 0 0
0
1
0
0
0
0 0 0 0 0 0 0
1
0 0 0 0 1 0 0 0
0
0
1
0
0
0 1 0 0 0 0 0
0
0 0 0 0 1 0 0 0
0
0
0
1
0
0 0 1 0 0 0 0
0
0 0 0 0 1 0 0 0
0
0
0
0
1
0 0 0 1 0 0 0
0
0 0 0 0 1 0 0 0
0
0
0
0
0
1 0 0 0 1 0 0
0
0 0 0 0 0 1 0 1
0
0
0
0
0
0 0 0 0 0 0 1
0
0 0 0 0 0 1 0 0
1
0
0
0
0
0 0 0 0 0 0 0
1
0 0 0 0 0 1 0 0
0
1
0
0
0
0 1 0 0 0 0 0
0
0 0 0 0 0 1 0 0
0
0
1
0
0
0 0 1 0 0 0 0
0
0 0 0 0 0 1 0 0
0
0
0
1
0
0 0 0 1 0 0 0
0
0 0 0 0 0 1 0 0
0
0
0
0
1
0 0 0 0 1 0 0
0
0 0 0 0 0 1 0 0
0
0
0
0
0
1 0 0 0 0 1 0
0
0 0 0 0 0 0 1 1
0
0
0
0
0
0 0 0 0 0 0 0
1
0 0 0 0 0 0 1 0
1
0
0
0
0
0 1 0 0 0 0 0
0
0 0 0 0 0 0 1 0
0
1
0
0
0
0 0 1 0 0 0 0
0
0 0 0 0 0 0 1 0
0
0
1
0
0
0 0 0 1 0 0 0
0
0 0 0 0 0 0 1 0
0
0
0
1
0
0 0 0 0 1 0 0
0
0 0 0 0 0 0 1 0
0
0
0
0
1
0 0 0 0 0 1 0
0
0 0 0 0 0 0 1 0
0
0
0
0
0
1 0 0 0 0 0 1
0
Логическая схема сумматора (фигура) синтезирована на основе применения следующих аналитических представлений функций S0, S1, S2, S3, S4, S5, S6:
1, если 3a 0 + 2a1 + a 2 + a 4 + 2a 5 + 3a 6 + 3b 0 + 3b1 + 2b 2 + b3 + b 5 + 2b 6 = 12;
S0 = 
0 − в противном случае ,
1, если 3a 0 + 2a1 + a 2 + a 4 + 2a 5 + 3a 6 + 2b 0 + 3b1 + 3b 2 + 2b3 + b 4 + b 6 = 12;
S1 = 
0 − в противном случае,
1, если 3a 0 + 2a1 + a 2 + a 4 + 2a 5 + 3a 6 + b 0 + 2b1 + 3b 2 + 3b3 + 2b 4 + b5 = 12;
S2 = 
0 − в противном случае,
1, если 3a 0 + 2a1 + a 2 + a 4 + 2a 5 + 3a 6 + b1 + 2b 2 + 3b3 + 3b 4 + 2b 5 + b 6 = 12;
S3 = 
0 − в противном случае,
1, если 3a 0 + 2a1 + a 2 + a 4 + 2a 5 + 3a 6 + b 0 + b 2 + 2b 3 + 3b 4 + 3b5 + 2b 6 = 12;
S4 = 
0 − в противном случае,
6
BY 16837 C1 2013.02.28
1, если 3a 0 + 2a1 + a 2 + a 4 + 2a 5 + 3a 6 + 2b 0 + b1 + b 3 + 2b 4 + 3b5 + 3b 6 = 12;
S5 = 
0 − в противном случае,
1, если 3a 0 + 2a1 + a 2 + a 4 + 2a 5 + 3a 6 + 3b 0 + 2b1 + b 2 + b 4 + 2b 5 + 3b 6 = 12;
S6 = 
0 − в противном случае.
Основным достоинством заявляемого сумматора унитарных кодов по модулю семь
является высокое быстродействие, определяемое глубиной схемы и равное τ, где τ - задержка на логический элемент (быстродействие сумматора-прототипа составляет 2τ).
Кроме того, заявляемый сумматор имеет 20 внешних выводов (13 входов и 7 выходов), а сумматор-прототип - 21 вывод (14 входов и 7 выходов).
Источники информации:
1. BY3704, МПК G 06F 7/49, 2000.
2. Заявка на патент РБ 20101282, МПК G 06F 7/00, 7/38, 2011 (прототип).
Национальный центр интеллектуальной собственности.
220034, г. Минск, ул. Козлова, 20.
7
Документ
Категория
Без категории
Просмотров
0
Размер файла
299 Кб
Теги
16837, патент
1/--страниц
Пожаловаться на содержимое документа